[发明专利]电子电路装置无效

专利信息
申请号: 200580022520.1 申请日: 2005-06-06
公开(公告)号: CN1981443A 公开(公告)日: 2007-06-13
发明(设计)人: 松井裕文;饭塚邦彦 申请(专利权)人: 夏普株式会社
主分类号: H03M1/44 分类号: H03M1/44;H03K19/094
代理公司: 中国专利代理(香港)有限公司 代理人: 曾祥夌;刘宗杰
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 含模拟电路的电路(1a)处理模拟输入信号(Vin)。另外,含模拟电路的电路(1a)输出指示设有含模拟电路的电路(1a)的模拟电路的预定特性的系数s1,并输入到系数检测/控制电路(1b)。系数检测/控制电路(1b)通过将系数s1作为信号值处理并检测,检测出所述模拟电路的特性。系数检测/控制电路(1b)将根据系数s1的检测结果得到的控制信号s2输出,并输入到含模拟电路的电路(1a)。系数检测/控制电路(1b)从而调整所述模拟电路的工作状态并控制含模拟电路的电路(1a)的动作。从而,能够高精度地使用所制造的模拟电路,并且能够实现能够降低其模拟电路的功率消耗和电路规模的电子电路装置。
搜索关键词: 电子电路 装置
【主权项】:
1.一种电子电路装置,其特征在于,设有:模拟电路;检测所述模拟电路的预定特性的检测部件;以及根据用所述检测部件获得的检测结果来调整所述模拟电路的功率消耗的控制部件。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于夏普株式会社,未经夏普株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200580022520.1/,转载请声明来源钻瓜专利网。

同类专利
  • 延迟折叠系统和方法-202180086132.9
  • 易莎恩·米格拉尼;V·A·彭塔科塔;C·C·谢蒂 - 德州仪器公司
  • 2021-12-20 - 2023-08-22 - H03M1/44
  • 一种用于将电压转换成输出代码的系统包括用于基于由前置放大器生成的较早到达信号和较晚到达信号来处理延迟信号的逻辑门、用于生成表示相应代码的最高有效位的数字信号并用于传输表示所述代码的较低有效位的延迟残余信号的延迟比较器、以及用于生成辅助数字信号以用于生成所述输出代码的辅助延迟比较器。一种系统可以包括用于基于较早到达信号和较晚到达信号生成延迟信号的逻辑门、用于生成表示相应代码的最高有效位的数字信号并用于传输表示较低有效位的延迟残余信号的延迟比较器、以及用于传输所述残余信号中的选定一个残余信号的多路复用器系统。根据本文的一个方面,没有逻辑门从单个电压到延迟器件接收两个延迟信号。
  • 一种SCA采样放大电路-202110524138.1
  • 林浩;张廉;冉成新;王宝峰;张力;夏银水;王志红;蒋志迪;钟才明;林丰成 - 宁波市芯能微电子科技有限公司
  • 2021-05-13 - 2021-10-01 - H03M1/44
  • 本发明涉及电子技术领域,具体地说,涉及一种SCA采样放大电路,包括:由比较器U3B、三极管Q1、电容C1和三极管Q2组成的采样保持电路;由运算放大器U1组成的放大电路;以及由比较器U3A、肖特基二极管D1和三极管Q3组成的锁定电路;采样保持电路中的电容C1连接放大电路中运算放大器U1的同向输入端,采样保持电路中比较器U3B的负输入端连接锁定电路中比较器U3A的输出端,本发明采用了两个比较器来对SCA电压进行选择比较,构成采样和保持放大功能,其中三极管Q2是倒置三极管应用,保证采样电容充分放电,两个比较器构成反馈保持功能,利用了1n5817RLG一个小小肖特基二极管,构成了正反馈的锁存器,以避免采样保持电压波动。
  • 开关电容器模数转换器及其操作方法-202110210997.3
  • 约瑟夫·尼德尔;彼得·博格纳 - 英飞凌科技股份有限公司
  • 2021-02-25 - 2021-09-07 - H03M1/44
  • 公开了一种开关电容器模数转换器(ADC)和操作开关电容器ADC的方法。该开关电容器ADC包括:主数模转换器(DAC)电路;比较器,其耦接至主DAC电路,并且被配置成确定到比较器的输入是否超过预定阈值;以及耦接至主DAC电路的补充DAC电路,其中,开关电容器ADC被配置成以第一模式或第二模式中至少之一工作,其中,在用于测量开关电容器ADC的偏移的第一模式下,补充DAC电路被配置成将主DAC电路的输出端处的电压移位具有第一极性的第一值,并且其中,在用于测量开关电容器ADC的满量程增益误差的第二模式下,补充DAC电路被配置成将主DAC电路的输出端处的电压移位具有与第一极性相反的第二极性的第二值。
  • 包括电容器的量化器以及量化器的操作方法-201811523586.4
  • 金容佑;时代;申殷昔 - 三星电子株式会社
  • 2018-12-13 - 2019-07-19 - H03M1/44
  • 一种量化器,包括:量化器电容器,具有第一端和第二端;输入计算器,其接收输入电压,对输入电压求和,并将求和结果输出到所述量化器电容器的第一端;定标器,接收参考电压和定标代码,取决于定标代码从参考电压生成定标电压,并将所述定标电压输出到所述量化器电容器的第二端;以及锁存器,存储所述量化器电容器的第一端的输出电压。
  • 一种基于非对称型差分电容阵列的逐次逼近型模数转换器-201810463396.1
  • 丁瑞雪;孙德鹏;林汉超;刘术彬;朱樟明;杨银堂 - 西安电子科技大学
  • 2018-05-15 - 2018-10-12 - H03M1/44
  • 本发明涉及一种基于非对称型差分电容阵列的逐次逼近型模数转换器,包括:采样开关(1)、差分电容阵列(2)、比较器(3)、逻辑控制电路(4);其中,所述采样开关(1)电连接所述差分电容阵列(2)和所述比较器(3);所述差分电容阵列(2)电连接所述比较器(3)和所述逻辑控制电路(4);所述比较器(3)电连接所述逻辑控制电路(4)。本发明实施例通过电容串并联结构替代了差分电容阵列中的最低位电容,同时移除第一阵列的最高位电容,得到新型非对称C‑2C差分电容结构,节约了约3/4电容,且当适用数模转换器的位数越高电容节约越逼近3/4,同时,通过开关控制时序的切换方案,进一步降低了功耗。
  • 一种提高模数转换器转换速度的电路-201721259596.2
  • 刘银;何云鹏;高君效;张来 - 成都启英泰伦科技有限公司
  • 2017-09-28 - 2018-05-29 - H03M1/44
  • 本实用新型涉及数据转换器领域,特别是涉及到一种利用预量化电路来提高模数转换器转换速度的电路,该电路包括数模转换器和预量化电路,所述数模转换器由开关电路、译码电路、电阻阵列及电容阵列组成;所述预量化电路分别与所述电容阵列和电阻阵列连接,由于高K位电容没有参与ADC的转换,因此ADC减少了K个转换周期,此外,由于电容阵列是二进制加权结构,低位的电容值比高位的电容值小,所需的充放电时间短,所以ADC每个转换周期所需的时间也会缩短,因此大大提高了ADC的采用频率。
  • 一种提高模数转换器转换速度的电路及方法-201710898603.1
  • 刘银;何云鹏;高君效;张来 - 成都启英泰伦科技有限公司
  • 2017-09-28 - 2017-12-26 - H03M1/44
  • 本发明涉及数据转换器领域,特别是涉及到一种利用预量化电路来提高模数转换器转换速度的电路,该电路包括数模转换器和预量化电路,所述数模转换器由开关电路、译码电路、电阻阵列及电容阵列组成;所述预量化电路分别与所述电容阵列和电阻阵列连接,本发明还公开了一种提高模数转换器转换速度的方法,由于高K位电容没有参与ADC的转换,因此ADC减少了K个转换周期,此外,由于电容阵列是二进制加权结构,低位的电容值比高位的电容值小,所需的充放电时间短,所以ADC每个转换周期所需的时间也会缩短,因此大大提高了ADC的采用频率。
  • A/D转换电路-201180006692.5
  • 野口荣实 - 日本电气株式会社
  • 2011-01-21 - 2012-10-03 - H03M1/44
  • 本发明提供一种可以避免由直流传输特性的不连续性带来的不稳定动作的A/D转换电路和方法。被级联连接的1比特A/D转换器(10)具备:第1、第2放大电路(11、12);将第1、第2放大电路的输出的插补值(中间值)进行输出的第3放大电路(13);利用第3放大电路的输出的正负将值确定的2值信号输出的比较器(14);以及基于比较器(14)的值选择第1至第3放大电路(11~13)的3个输出(Va、Vb、Vc)之中的2个输出的选择器(16)。选择器(16)的逻辑构成为:这2个输出的直流传输特性为折叠状。
  • 流水线型AD变换器及其输出校正方法-200980160966.9
  • 三木拓司;森江隆史 - 松下电器产业株式会社
  • 2009-11-11 - 2012-05-23 - H03M1/44
  • 一种流水线型AD变换器,在数字域上对流水线型AD变换器的AD变换误差进行校正。数字校正电路(30)针对校正对象的AD变换级(101、102),分别计算出在对对象级输入了高位的参照电压的状态下将对象级的数字输出置为0时和置为+1时的对象级的下一级以后的AD变换误差EA、以及在对对象级输入了低位的参照电压的状态下将对象级的数字输出置为0时和置为-1时的对象级的下一级以后的AD变换误差EB,在对象级的数字输出为-1时,将-(EA+EB)/2作为对象级的校正值,在为0时将-(EA-EB)/2作为对象级的校正值,在为+1时将+(EA+EB)/2作为对象级的校正值,来进行加法运算。
  • 超低电压的自动调零的多阶段高速CMOS比较器-201110343582.X
  • 陈桂枝;王一涛;温皓明;温锦泉;邝国权 - 香港应用科技研究院有限公司
  • 2011-11-03 - 2012-04-11 - H03M1/44
  • 为了用于一精密ADC,一个前置放大器电路可以被级联并驱动一锁存器。该前置放大器有一主要部分和一反馈部分,反馈部分连接反馈电阻,而不会在主要部分产生电压降。偏移电荷在自动调零阶段存储在偏移电容上,在放大阶段则被传输门隔离。偏移电容驱动反馈晶体管的栅极,其驱动主要部分的输出节点。反馈部分内的自动调零流入晶体管在线性区域工作运行,而主要部分内的电流流入晶体管在饱和区域工作运行。可以增加反冲电荷隔离晶体管用于电荷隔离。均衡输出也可以被一个均衡传输门来均衡。由于折叠的反馈电阻安排,甚至可以支持一个非常低的电源电压用于高速运行,而且消除偏移。
  • 基于数字前台校正的快闪型模数转换器及模数转换方法-201110281312.0
  • 黄冠中;林平分 - 北京工业大学
  • 2011-09-21 - 2012-03-21 - H03M1/44
  • 本发明公开了一种基于数字前台校正的快闪型模数转换器及模数转换方法,包含:分压电阻阵列、线性脉冲宽度调制时间域比较器、编码电路和数字前台校正电路;线性脉冲宽度调制时间域比较器包括:采样保持电路、放电电流源、过零判断电路和D触发器,将电压信号转换成脉宽信号,用D触发器完成比较;编码电路简化后可以直接将比较器输出的温度码转化为模数转换器输出的二进制码,省去了中间通过复杂编码提高对比较阈值不单调容忍程度的环节;算法能够快速收敛,并且降低了对于比较器输入管尺寸的设计需求,减小了芯片面积、功耗和输入负载电容,上电后运行一次即可完成校正功能,不会增加额外功耗。
  • 流水线型AD转换器-200880103170.5
  • 森江隆史;松川和生;崎山史朗;道正志郎;德永祐介 - 松下电器产业株式会社
  • 2008-08-21 - 2010-07-14 - H03M1/44
  • 本发明提供一种流水线型AD转换器。该流水线型AD转换器(1)具有多个转换级(11、11、…)。在各转换级中,模拟/数字转换电路(101)将来自前一级的输入电压(Vin)转换为数字码(Dout)。数字/模拟转换电路(102)将由模拟/数字转换电路得到的数字码转换为中间电压(Vda)。电荷计算电路(103)具有:电容部(C1、C2),对输入电压进行采样;放大部(104),对由电容部采样的输入电压与由所述数字/模拟转换电路所得到的中间电压的混合电压进行放大。放大部(104)包括彼此具有相同的结构并且彼此并联连接的多个运算放大器(amp1、amp1、…)。
  • 电子电路装置-200580022520.1
  • 松井裕文;饭塚邦彦 - 夏普株式会社
  • 2005-06-06 - 2007-06-13 - H03M1/44
  • 含模拟电路的电路(1a)处理模拟输入信号(Vin)。另外,含模拟电路的电路(1a)输出指示设有含模拟电路的电路(1a)的模拟电路的预定特性的系数s1,并输入到系数检测/控制电路(1b)。系数检测/控制电路(1b)通过将系数s1作为信号值处理并检测,检测出所述模拟电路的特性。系数检测/控制电路(1b)将根据系数s1的检测结果得到的控制信号s2输出,并输入到含模拟电路的电路(1a)。系数检测/控制电路(1b)从而调整所述模拟电路的工作状态并控制含模拟电路的电路(1a)的动作。从而,能够高精度地使用所制造的模拟电路,并且能够实现能够降低其模拟电路的功率消耗和电路规模的电子电路装置。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top