[发明专利]使用分时结构的积分三角电路及其相关方法无效

专利信息
申请号: 200610127485.6 申请日: 2006-09-15
公开(公告)号: CN101145786A 公开(公告)日: 2008-03-19
发明(设计)人: 简弘伦;高得畲 申请(专利权)人: 普诚科技股份有限公司
主分类号: H03M3/02 分类号: H03M3/02;H03M1/08;G06F17/10
代理公司: 北京市柳沈律师事务所 代理人: 王志森;黄小临
地址: 中国台*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种使用分时结构的积分三角电路包含一系数产生单元、一积分三角处理单元以及一存储单元。该系数产生单元用来产生积分三角运算的系数。该积分三角处理单元用来根据该系数产生单元所产生的积分三角运算的系数,执行积分三角运算。该存储单元用来存储该积分三角处理单元的积分三角运算结果。其中,该积分三角电路用来通过该系数产生单元、该积分三角处理单元及该存储单元,执行多阶的积分三角运算。
搜索关键词: 使用 分时 结构 积分 三角 电路 及其 相关 方法
【主权项】:
1.一种使用分时结构的积分三角电路,包含有:一系数产生单元,用来产生积分三角运算的系数;一积分三角处理单元,用来根据该系数产生单元所产生的积分三角运算的系数,执行积分三角运算;以及一存储单元,用来存储该积分三角处理单元的积分三角运算结果;其中,该积分三角电路用来通过该系数产生单元、该积分三角处理单元及该存储单元,执行多阶的积分三角运算。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于普诚科技股份有限公司,未经普诚科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200610127485.6/,转载请声明来源钻瓜专利网。

同类专利
  • 模拟数字转换器、固态成像元件和电子设备-201880015128.1
  • 马上崇;松本阳史 - 索尼半导体解决方案公司
  • 2018-02-02 - 2023-09-19 - H03M3/02
  • 该模拟数字转换器包括环路滤波器、将环路滤波器输出转换为数字值的量化电路部、和设置在将量化电路部的输出反馈回环路滤波器的环路中的电流导引数字模拟转换部。模拟数字转换器包括第一输入信号电流路径、第二输入信号电流路径、第一反馈电流路径和第二反馈电流路径。第一输入信号电流路径使第一输入信号电流经过环路滤波器的第一级积分器的输入端。第二输入信号电流路径使与第一输入信号电流符号相反的第二输入信号电流经过环路滤波器的第二级积分器的输入端。第一反馈电流路径将电流导引数字模拟转换部的一个反馈输出端连接至环路滤波器的第一级积分器的输入端。第二反馈电流路径将电流导引数字模拟转换部的另一个反馈输出端连接至环路滤波器的第二级积分器的输入端。
  • Δ-Σ模/数转换中的过载检测和校正-201780071154.1
  • J-T·马林博格;T·埃德斯特伦 - 德州仪器公司
  • 2017-12-04 - 2023-07-28 - H03M3/02
  • 在描述的实例中,一种基于压控振荡器的Δ‑Σ模/数转换器基于VCO的ΔΣADC(1)包含基于VCO的量化器(3),其包含用于基于模拟输入信号(2)来提供VCO输出(5)的延迟元件和用于组合所述VCO输出(5)以提供量化输出(7)的组合逻辑(12)。检测逻辑(22)基于所述量化输出(7)和至少一部分所述VCO输出(5)来检测所述基于VCO的量化器(3)的饱和。所述基于VCO的ΔΣADC(1)还包含校正逻辑(58),其用于响应于所述检测逻辑(22)检测到所述基于VCO的量化器(3)的饱和而修改所述量化输出(7)并提供修改的量化输出(14),并且用于在没有检测到饱和的情况下提供未修改的所述量化输出(7)。
  • 基于接收机的增益控制方法、装置、电路及接收机-201911413055.4
  • 邓红梅;王飞;赵峰 - 南京中科晶上通信技术有限公司
  • 2019-12-31 - 2023-07-04 - H03M3/02
  • 本申请公开了一种基于接收机的增益控制方法、装置、电路及终端。其中,方法包括:依据预定的增益参数对输入信号进行增益控制处理,得到调整增益后的待处理信号;对待处理信号与进行混频处理,得到相应的载波I路信号和载波Q路信号;将载波I路信号、载波Q路信号分别进行模数转换处理,得到数字I路信号和数字Q路信号;对数字I路信号和数字Q路信号进行峰值检波处理,并根据峰值检波处理结果来判断是否需要对增益参数进行调整;若不需要对增益参数进行调整,则对数字I路信号和数字Q路信号进行增益微调控制。本申请实施例通过两次增益控制处理,解决了现有技术中信号因多径衰落或接收机距离等原因导致的增益处理后的信号稳定性差的问题。
  • 用于具有并联耦接的积分器的ΔΣADC的方法和设备-201710158469.1
  • 大西章申 - 半导体元件工业有限责任公司
  • 2017-03-17 - 2023-05-26 - H03M3/02
  • 本发明涉及用于具有并联耦接的积分器的ΔΣADC的方法和设备。本发明技术的各种实施方案可包括用于Δ‑ΣADC的方法和装置。所述方法和装置可包括接收)通往至少两个并联连接的第一级积分器和对应的反馈DAC的输入信号,以及同时通过所述第一级积分器中的每个对所述输入信号进行积分。所述方法和装置还可以包括与所述第一级积分器串联连接的第二级积分器、量化器和耦接在所述量化器的输出与所述第一级积分器的输入之间的数模转换器。
  • 一种具有斜率扩展计数的两步线性指数增量模数转换器-202310135893.X
  • 祁亮;潘羽涵;连勇 - 上海交通大学
  • 2023-02-20 - 2023-05-23 - H03M3/02
  • 本发明涉及一种具有斜率扩展计数的两步线性指数增量模数转换器,包括两步线性指数增量模数转换器,还包括斜率扩展计数反馈支路;所述斜率扩展计数反馈支路包括跨接在所述两步线性指数增量模数转换器输出端和输入端之间的斜率扩展计数系数增益;所述具有斜率扩展计数的两步线性指数增量模数转换器在时序上周期性工作,每个转换周期m分为两步,第一步fm1为线性工作时序,包含M1个时钟周期,第二步fm2为指数与斜率拓展计数工作时序,包含M2个时钟周期;所述斜率扩展计数系数增益第一步fm1中不连接,第二步fm2中连接完成斜率拓展计数,用于第二步fm2中进一步提高所述两步线性指数增量模数转换器累加速度。有益效果是实现更低功耗和高分辨率。
  • 一种24位低失真Sigma-Delta模数转换器-202110462201.3
  • 刘术彬;沈愉轲;韩昊霖;丁瑞雪;朱樟明 - 西安电子科技大学
  • 2021-04-27 - 2023-02-24 - H03M3/02
  • 本发明公开了一种24位低失真Sigma‑Delta模数转换器,包括第一级积分器,用于将模数转换器输入信号与反馈信号的差值进行积分,获得第一级积分器输出信号;第二级积分器,用于获得第二级积分器输出信号;Flash量化器模块,用于将模拟信号量化为数字信号并获得16位温度计码;DWA模块,用于将16位温度计码转为5位二进制码,同时获得加权平均后的数字信号;反馈DAC模块,用于将所述数字信号转换为模拟反馈信号;数字抽取滤波器模块,用于对5位二进制码进行数字滤波并降采样并截取高位24位数字码。本发明通过采用级联积分器前馈结构并引入从输入到量化器的直接前馈路径,使电路中非理想非线性因素无法直接作用在输入信号上,实现整体系统低失真特性。
  • 环路延迟补偿电路及Sigma-Delta模数转换器-202110627441.4
  • 吴凯凯;王红义;陈晨;陶韬;聂瑞雨;王双彦 - 西安交通大学
  • 2021-06-04 - 2022-12-09 - H03M3/02
  • 本发明提供一种环路延迟补偿电路及Sigma Delta模数转换器,通过调整DAC1~DAC4的输入信号码值,控制差分输入对输入时钟信号的工作电流,而时钟CKP1与时钟CKP2相位相差90度,时钟CKP1与时钟CKN1相位相差180度,这四组时钟信号同时在电阻R1和R2上叠加生成的信号在CKP1一个时钟周期内存在延时,通过调节DAC10:3~DAC40:3的输入码值即可控制延迟时间大小。该电路可以通过设置DAC1~DAC4的输入码值调节高频采样时钟一个周期内的延迟时间用于环路延迟的补偿,以解决过量环路延迟问题。
  • 量化器、Σ-Δ调制器及噪声整形方法-202110628797.X
  • 王琨玉;周莉;陈杰;陈明辉;陈鸣;徐文静;张成彬 - 中国科学院微电子研究所
  • 2021-06-04 - 2022-12-06 - H03M3/02
  • 本公开提出了一种用于∑‑Δ调制器的量化器、∑‑Δ调制器及噪声整形方法。该量化器包括:积分器,用于在第K个采样周期依据内部信号、第K‑1个周期的量化信号、第K‑1个周期经过过滤的量化信号、第K‑2个周期经过过滤的量化信号而产生第K个周期的量化信号;其中K为大于1的正整数;积分电容,用于保存第K个周期的量化信号,并在第K+1个采样周期用以加权内部信号;无源低通滤波器,用于在第K个放电周期采集第K个周期的量化信号,并据以产生经过过滤的量化信号,并在第K+1个采样周期以及第K+2个采样周期向积分器反馈经过过滤的量化信号;以及比较器,用于在第K个放电周期对第K个周期的量化信号进行量化,以输出数字码。
  • 音频信号处理电路-202080084054.4
  • 山上真司 - 罗姆股份有限公司
  • 2020-12-10 - 2022-07-12 - H03M3/02
  • 过采样滤波器(110)对数字音频信号(S1)过采样。ΔΣ调制器(120)将过采样滤波器(110)的输出(S2)ΔΣ调制。D/A转换器(130)将ΔΣ调制器(120)的输出(S3)转换为模拟音频信号(S4)。过采样滤波器(110)包括能够执行固件的处理器(112),运算算法被构成为可编程。
  • 传感器装置-201680067634.6
  • 高濑恭英;松谷康之 - 株式会社村田制作所
  • 2016-11-04 - 2022-03-04 - H03M3/02
  • 提供一种无需设置阻抗变换电路、还不需要放大器、小型且低耗电的、具备进行Δ调制或混合型调制的A/D变换器的传感器装置。为此,在A/D变换器(21A)中,运算模拟输入信号与预测值的差分的加法器由包括作为输入信号源的电容性电荷输出元件(22)与电容器(23)的串联电路的电容型加法器(24)构成,电荷输出元件(22)自身所具有的电容分量被用于构成电容型加法器(24)的电容的一部分。由数字预测滤波器(25)根据量化器(27)的输出来生成预测值,利用电容型加法器(24)来运算在电荷输出元件(22产生的模拟输入信号与预测值的差分。通过量化器(27)对该差分进行量化并进行编码,因此模拟输入信号通过A/D变换器(21A)而被进行Δ调制,被变换为数字信号(dout)。
  • 一种可变反馈增益的增量调制器-202111335251.1
  • 杨作运;曾维胜 - 苏州康冠光电科技有限公司
  • 2021-11-11 - 2022-01-18 - H03M3/02
  • 本发明公开了一种可变反馈增益的增量调制器。所述增量调制器包括电容器群组,共同连接到第一端子,且分别被分类成第一电容器群组及第二电容器群组;比较器,基于所述第一端子的电压依序产生n位数字输出信号;以及开关群组,包括分别连接到所述电容器的开关,其中所述开关分别被分类成分别连接到所述第一电容器群组及所述第二电容器群组的第一开关群组及第二开关群组,且所述第一开关群组及所述第二开关群组分别根据第一控制信号及第二控制信号来操作,所述第一控制信号及所述第二控制信号是基于所述n位数字输出信号及所述可变反馈增益确定的。根据本公开的增量调制器可被实施成具有较低的功耗及小的实作面积。
  • 用于Δ-∑调制器的补偿电路、对应设备和方法-202110138244.6
  • R·莫达法里;P·佩森蒂;G·尼科利尼 - 意法半导体股份有限公司
  • 2021-02-01 - 2021-08-03 - H03M3/02
  • 本公开涉及用于Δ‑∑调制器的补偿电路、对应设备和方法。一种Δ‑∑调制电路具有采样周期,并且在操作中基于模拟输入信号生成Δ‑∑调制信号。Δ‑∑调制电路包括:第一积分器、模数转换器、耦合在输出接口与第一积分器的输入之间的反馈环路、耦合在第一积分器与模数转换器之间的第二积分器。Δ‑∑调制电路具有环路延迟补偿电路,该环路延迟补偿电路具有多个开关。环路延迟补偿电路在操作中基于持续时间为采样周期的一半的时间间隔来控制多个开关,并且生成环路延迟补偿信号。
  • 用于可重新配置相移器及混频器的系统及方法-201610562263.0
  • 苏迪普托·查克拉博蒂 - 德州仪器公司
  • 2016-07-15 - 2021-07-09 - H03M3/02
  • 本申请案涉及一种用于可重新配置相移器及混频器的系统及方法。一种用于产生选定相位的周期性信号的模拟电路,其包含接收正交差分RF信号及一对差分增益信号的一或多个相位插值器(20)。差分同相RF信号施加于尾晶体管(32a、32b)的相应栅极处,且第一差分增益信号施加于耦合到所述尾晶体管的晶体管四元组(30a1、30a2;30b1、30b2)。所述正交相位RF信号及第二差分增益信号相似地施加于另一晶体管四元组(30c3、30c4;30d3、30d4)及相关联尾晶体管(32c、32d)。连接到每对中的一个晶体管的负载(35)接收对应于所述第一增益信号与所述第二增益信号的比率的相位的输出信号。所述电路可配置为相移器或上变频混频器。
  • 直调直检DMT系统的噪声整形方法-202110099781.4
  • 李凡;白柯;李朝晖 - 中山大学
  • 2021-01-25 - 2021-06-08 - H03M3/02
  • 本发明属于光通信系统、高速光信号处理技术领域,更具体地,涉及一种直调直检DMT系统的噪声整形方法。本发明针对传统DMT信号PAPR高以及低位宽DAC量化噪声高的问题,提出了噪声整形技术。噪声整形技术可以同时对裁剪噪声和量化噪声起整形的作用。通过把信号带内的噪声推到信号带外,降低信号带内的量化噪声,提升SQNR,近而改善整个系统的性能。
  • 三角积分调制器、集成电路和三角积分方法-202011135148.8
  • 张晨明;吕西安·约翰内斯·布伦默斯;穆罕默德·博拉特凯尔 - 恩智浦有限公司
  • 2020-10-21 - 2021-04-30 - H03M3/02
  • N位连续时间三角积分调制器SDM包括:输入,其被配置成接收输入模拟信号;第一求和点,其被配置成从输入模拟信号减去反馈模拟信号;回路滤波器,其被配置成对来自第一求和点的输出信号进行滤波:N位模数转换器ADC,其包括被配置成将滤波后模拟输出信号转换成数字输出信号的至少一个1位ADC,其中每个1位ADC包括至少一对比较器锁存器;以及反馈路径,其用于将数字输出信号路由到第一求和点。ADC包括校准电路或可操作地耦合到校准电路,校准电路耦合到至少一对比较器锁存器的输入和输出,且响应于相应校准信号的锁存后输出而校准比较器锁存器的比较器误差。
  • 一种避免信号斜率过载的增量调制器-202021915222.3
  • 王玉军;胡俊超 - 成都泰格微电子研究所有限责任公司
  • 2020-09-04 - 2021-04-13 - H03M3/02
  • 本实用新型公开了一种避免信号斜率过载的增量调制器,包括第一积分器、差分放大器、量化器、第二积分器、微分器、第三积分器、1位的DAC;所述第一积分器的输入端接入待处理的模拟信号,第一积分器的输出端与所述差分放大器的同相输入端连接,差分放大器的输出端与量化器连接,所述量化器的输出端分别与第二积分器和第三积分器连接,所述第三积分器的输出端通过1位的DAC连接到所述差分放大器的反相输入端,所述第二积分器的输出端与微分器连接,由所述微分器对外输出信号。本实用新型首先通过第一积分器对输入信号进行积分,使信号高频分量幅度下降,减小信号的斜率,然后再进行增量调制,进而有效避免了信号斜率过载的问题。
  • 基于低功耗可编程带宽连续时间Δ-Σ调制器的模数转换器-202011068557.0
  • 阿卜杜勒克里姆·L·科班;桑耶夫·苏雷什 - 硅谷实验室公司
  • 2020-09-30 - 2021-03-30 - H03M3/02
  • 本发明公开了一种无线电接收链中基于连续时间(CT)Δ‑∑调制器(DSM)的模数转换器(ADC),其以较小的芯片面积以省电的方式支持多种数据速率。ADC利用具有单放大器环路滤波器拓扑的二阶环路滤波器,该拓扑使用具有前馈路径和推挽输出级的两级米勒放大器。高带宽操作在放大器输入端采用“负R”补偿方案。负R辅助功能在低数据速率应用中被禁用。禁用负R辅助功能后,将增加环路滤波器电阻值,而不是仅增加环路滤波器电容值来缩放噪声传递函数(NTF),从而限制了所需的电容器面积并实现了低功耗操作。NTF零位是可编程的,允许NTF零位位于不同带宽的中频附近,以减少DSM量化噪声对窄带(低数据速率)应用的影响。
  • 用于光带摆动信号的快速ADC-201480054216.4
  • F·马纳德 - 甲骨文国际公司
  • 2014-10-02 - 2021-03-12 - H03M3/02
  • 一种模数转换器,包括接收具有摆动信号频率的摆动信号的反馈回路。该反馈回路包括在第一比较器输入端通过第一电阻组件接收摆动信号并且输出具有或者高输出或者低输出的第一输出信号的比较器。该反馈回路还包括以采样频率采样第一输出信号并且输出第二输出信号的采样组件以及接收第二输出信号并且输出第三输出信号的第一积分器组件。第三输出信号由于反馈回路中的反馈动作而跟踪摆动信号。最后,模数转换器还包括积分第二输出信号以便提供摆动信号的数字表示的最终的离散积分器组件。
  • 一种基于增量调制的模数转换器-202021915200.7
  • 王玉军;胡俊超 - 成都泰格微波技术股份有限公司
  • 2020-09-04 - 2021-02-05 - H03M3/02
  • 本实用新型公开了一种基于增量调制的模数转换器,包括抗混叠滤波器、增量调制器和数字抽取滤波模块;所述抗混叠滤波器的输入端接收待转换的模拟信号,抗混叠滤波器的输出端与增量调制器连接,所述增量调制器的输出端通过数字抽取滤波模块对外输出得到的数字信号。本实用新型在设计增量调制器时,首先通过第一积分器对输入信号进行积分,使信号高频分量幅度下降,减小信号的斜率,然后再进行增量调制,进而有效避免了信号斜率过载的问题;在设计数字抽取滤波模块时,在高采样率对数据进行多次级联累加操作,紧接着通过降采样的方式进行数据抽取,再进行多次级联的差分操作,实现了数字滤波与抽取的有效结合,并且能够保证数据处理的稳定性。
  • 一种基于增量调制的模数转换器-202010922012.5
  • 王玉军;胡俊超 - 成都泰格微波技术股份有限公司
  • 2020-09-04 - 2020-11-06 - H03M3/02
  • 本发明公开了一种基于增量调制的模数转换器,包括抗混叠滤波器、增量调制器和数字抽取滤波模块;所述抗混叠滤波器的输入端接收待转换的模拟信号,抗混叠滤波器的输出端与增量调制器连接,所述增量调制器的输出端通过数字抽取滤波模块对外输出得到的数字信号。本发明在设计增量调制器时,首先通过第一积分器对输入信号进行积分,使信号高频分量幅度下降,减小信号的斜率,然后再进行增量调制,进而有效避免了信号斜率过载的问题;在设计数字抽取滤波模块时,在高采样率对数据进行多次级联累加操作,紧接着通过降采样的方式进行数据抽取,再进行多次级联的差分操作,实现了数字滤波与抽取的有效结合,并且能够保证数据处理的稳定性。
  • 用于压缩测序数据的方法、系统和计算机可读媒体-201580029528.4
  • B.唐内特 - 生命科技公司
  • 2015-06-03 - 2020-10-30 - H03M3/02
  • 本发明公开用于压缩测序数据的方法、系统和计算机可读媒体。一种方法包含:接收与传感器阵列上发生的化学事件相关联的波形数据,所述波形数据包含所述传感器阵列的对应多个位置的多个基于时间的波形;通过至少一个处理器将所述波形数据的每一基于时间的波形转换成频域谱;通过所述至少一个处理器基于所述多个频域谱产生关键帧;通过所述至少一个处理器针对所述频域谱中的每一个计算所述频域谱与所述关键帧之间的差;以及通过所述至少一个处理器编码所述频域谱与所述关键帧之间的每一经过计算的差。
  • 具有多个计数器的西格玛-德尔塔模数转换器-201980016236.5
  • J·L·多伦博斯;K·E·桑伯恩;S·维洛雷阿瓦达南拉马穆尔西;M·R·N·纳希德;D·D·格里芬 - 德克萨斯仪器股份有限公司
  • 2019-03-20 - 2020-10-20 - H03M3/02
  • 在一些示例中,西格玛‑德尔塔模数转换器(ADC)包括:第一组开关(120),其配置为接收第一电压信号;以及第二组开关(110),其在第一节点(101)和第二节点(102)处耦合到第一组开关(120)。第二组开关(110)被配置为接收第二电压信号。积分器(130)包括:第一输入采样电容器(107),其耦合到第一节点(101);以及第二输入采样电容器(105),其耦合到第二节点(102)。积分器(130)被配置为生成第一输出信号。比较器(140)耦合到积分器(130),并且被配置为基于第一输出信号生成第二输出信号。控制器单元(180)具有第一计数器(150)、第二计数器(160)和处理器(147)。控制器单元(180)耦合到第一组开关(120)、第二组开关(110)、积分器(130)和比较器(140)。
  • 微分电路-201980016330.0
  • S·X·于 - 德克萨斯仪器股份有限公司
  • 2019-03-01 - 2020-10-20 - H03M3/02
  • 一种电路(500)包括具有第一输入、第二输入、控制输入和输出的多路复用器(505)。该电路(500)还包括具有耦合到多路复用器(505)的输出的输入以及输出的第一寄存器(520A)。该电路(500)还包括具有耦合到第一寄存器(520A)的输出的输入以及输出的第二寄存器(520X)。该电路(500)还包括具有耦合到多路复用器(505)的输出的第一输入和耦合到第二寄存器(520X)的输出的第二输入的减法器(515)。该电路(500)还包括具有耦合到减法器(515)的输出的输入和耦合到多路复用器(505)的第一输入的输出的第三寄存器(510)。
  • 作为具有记忆的神经元的混合增量调制器-202010193457.4
  • A·马丁·马林森 - 硅谷介入有限公司
  • 2020-03-18 - 2020-09-25 - H03M3/02
  • 公开了作为具有记忆的神经元的混合增量调制器。描述了可以用作神经网络中的可变阈值神经元的混合增量调制器。类似于增量调制器,混合增量调制器表现出对调制器的先前状态的记忆,并且从加权电路接收乘积和信号并生成表示乘积和信号的经量化的输出流,该乘积和信号潜在地包括激活函数和偏移。利用适当选择的部件,混合增量调制器将反馈的积分函数与增益函数分离。此外,可以选择增益,并且输出模式的特性可以被调整成包括输入和输入变化率的任意组合。与许多现有技术的神经元相比,本方法的混合增量调制器的使用提供了更简单的解决方案和更好的性能。
  • 带有基于量化器输出代码的预充电的ΔΣ转换器-201980011370.6
  • A·K·古朴达;P·曹 - 德克萨斯仪器股份有限公司
  • 2019-02-11 - 2020-09-18 - H03M3/02
  • 一种模数转换器(ADC)设备(100)包括具有至少一个积分器(104)的ΔΣ调制器(102)和被配置成接收至少一个积分器(104)的输出的量化器(142)。ΔΣ调制器(102)还包括数模转换器(DAC)电容器组(144)、采样电容器组(108)和预充电电容器组(110),每个电容器组有选择地耦合到至少一个积分器(104)的输入节点。ΔΣ调制器(102)还包括耦合到预充电电容器组(110)的预充电信号发生器(112)。预充电信号发生器(112)被配置成生成预充电信号,以至少部分基于量化器(142)的输出代码对预充电电容器组(110)进行充电。
  • 确定CVSD编解码中参数的方法和设备-201880001198.1
  • 郭红敬;王鑫山;李国梁;蔡学锋;李毅 - 深圳市汇顶科技股份有限公司
  • 2018-08-21 - 2020-09-11 - H03M3/02
  • 本申请实施例涉及基于连续斜率可变增量调制CVSD的编解码方法和编解码设备。该方法包括:若待编码数据中的第n‑a个信号至第n个信号对应的a+1个编码值均为第一值,根据a的大小,确定该待处理数据中第n+1个信号对应的增量步长Δ,其中,Δ0;根据该增量步长Δ,确定该第n+1个信号的量阶值b(n+1)。本申请实施例的基于CVSD的编解码方法和编解码设备,具有较强的鲁棒性,尤其在语音低速率传输场景中,具有较好的语音质量和较低的资源消耗。
  • 增量式模数转换器-201922123688.3
  • 布莱恩·L·扬 - 半导体元件工业有限责任公司
  • 2019-12-02 - 2020-08-04 - H03M3/02
  • 本实用新型涉及一种增量式模数转换器。在一个实施方案中,增量式模数转换器包括:模拟调制器,该模拟调制器包括:多级量化器,该多级量化器用于控制量化器级别切换的总数;多位动态寻址抽取滤波器,该多位动态寻址抽取滤波器包括:控制器;物理子抽取滤波器组,其中物理子抽取滤波器的总数小于量化器级别的总数;以及后处理电路。
  • 一种应用于Sigma-Delta调制器中的求和-量化电路-202010026767.7
  • 梁潮;周雄;李强 - 电子科技大学
  • 2020-01-10 - 2020-06-05 - H03M3/02
  • Sigma‑Delta ADC是现代语音频带和高分辨率精密测量领域应用最广泛的转换器。它利用过采样和噪声整形技术,以较低的模拟电路复杂度达到了更高的精度。在Sigma‑Delta ADC的两类主流架构中,前馈结构更利于实现低功耗,但其主要难点在于量化器前端的求和电路的设计。本发明提出一种应用于前馈型Sigma‑Delta调制器中的求和‑量化电路,属于模拟集成电路技术领域,具体为在一个单纯由开关和电容阵列组成的无源网络中,利用电荷重分配技术得到一个包含各输入电压与参考电压的输出电压,并使用后端的比较器判断该电压的极性,从而同时实现求和‑量化的功能。
  • ΔΣ调制器、ΔΣ调制型A/D转换器以及增量式ΔΣ调制型A/D转换器-201911093061.6
  • 中村邦彦;根塚智裕 - 株式会社电装
  • 2019-11-11 - 2020-05-19 - H03M3/02
  • 本发明涉及ΔΣ调制器、ΔΣ调制型A/D转换器以及增量式ΔΣ调制型A/D转换器。ΔΣ调制器(1)包括具有采样电容器(Cs)的输入电路(2)、积分电路(3)、量化器(4)以及具有DAC电容器(Cd)的D/A转换器(6)。输入电路(2)在采样时段中将模拟输入电压(Vin)接收进采样电容器(Cs)中并在保持时段中将电荷传输至积分电路(3)。D/A转换器(6)将选择开关(Sdt,Sdm,Sdb)在采样时段中基于量化器(4)的数字输出所连接至的模拟电势接收进DAC电容器(Cd)中并且在保持时段中从积分电路(3)中减去电荷。此时,由于输入电路(2)和D/A转换器(6)被设定为使得保持时段彼此不重叠,因此抑制了由于反馈因子的降低而引起的误差。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top