[发明专利]固态图像拾取设备及其驱动方法有效

专利信息
申请号: 201110044303.X 申请日: 2011-02-24
公开(公告)号: CN102164252A 公开(公告)日: 2011-08-24
发明(设计)人: 加藤智;黒田享裕 申请(专利权)人: 佳能株式会社
主分类号: H04N5/3745 分类号: H04N5/3745;H04N5/378
代理公司: 中国国际贸易促进委员会专利商标事务所 11038 代理人: 杨国权
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及固态图像拾取设备及其驱动方法。根据本发明实施例的设备包括:转换单元,被配置为产生电荷;第一放大单元,被配置为放大与电荷的量对应的信号并且输出第一放大信号;第二放大单元,被配置为放大第一放大信号并且输出第二放大信号;电流源,由第一放大单元和第二放大单元共享;以及选择单元,被配置为使第一放大单元和第二放大单元进入非活动状态。电流源由第一放大单元和第二放大单元共享。因此减少了电流源的数量。这使得功耗降低。
搜索关键词: 固态 图像 拾取 设备 及其 驱动 方法
【主权项】:
一种固态图像拾取设备,包括:转换单元,被配置为产生电荷;第一放大单元,被配置为放大与电荷的量对应的信号并且输出第一放大信号;第二放大单元,被配置为放大第一放大信号并且输出第二放大信号;电流源,由第一放大单元和第二放大单元共享;以及选择单元,被配置为单独地使第一放大单元和第二放大单元进入非活动状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于佳能株式会社,未经佳能株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110044303.X/,转载请声明来源钻瓜专利网。

同类专利
  • 用于列级ADC架构CMOS图像传感器的高速数据读出电路-201711025224.8
  • 吴治军;李梦萄;刘昌举;李毅强;张靖 - 中国电子科技集团公司第四十四研究所
  • 2017-10-27 - 2019-11-05 - H04N5/3745
  • 本发明提供一种用于列级ADC架构CMOS图像传感器的高速数据读出电路,包括多位数据读出电路,针对每位数据读出电路中每列第一数据读出电路,其第一MOS管的栅极和反相器的输入端连接对应列SR存储器的对应位输出端,源极接地,漏极连接第三MOS管的源极,反相器的输出端连接第二MOS管的栅极,第二MOS管的源极接地,漏极连接第四MOS管的源极,第三MOS管和第四MOS管的栅极连接垂直寻址电路输出的对应列选通信号,第三MOS管的漏极通过对应第一寄生电容和第一寄生电阻、第一跨阻放大器连接电压放大器的负输入端,第四MOS管的漏极通过对应的第二寄生电容和第二寄生电阻、第二跨阻放大器连接电压放大器的正输入端,电压放大器的输出端读出信号。
  • 摄像元件和电子设备-201580027951.0
  • 丹羽笃亲;植野洋介;手岛嗣纹;穴井大二郎;古泽良信;吉田武一心;内村贵弘;平田英治 - 索尼公司
  • 2015-05-21 - 2019-10-22 - H04N5/3745
  • 本发明提供了一种摄像元件,包括:像素阵列部,所述像素阵列部包括以矩阵模式呈二维状布置的像素单元,各个所述像素单元都包括光电转换器;以及多条列信号线,所述多条列信号线对应于第一列的所述像素单元而被设置着。所述摄像元件还包括被所述多条列信号线共用的模数转换器。本发明还提供了一种电子设备,其包括:光学系统,所述光学系统包括至少一个镜头;以及上述摄像元件,该摄像元件被配置成接收通过所述光学系统的光。
  • 具有图像信号处理器的图像捕获装置-201510208620.9
  • 金洪雨;李宰勋 - 韩华泰科株式会社
  • 2015-04-28 - 2019-10-18 - H04N5/3745
  • 本发明提供一种具有图像信号处理器的图像捕获装置。提供一种通过使用互补金属氧化物半导体(CMOS)图像传感器的数字输出来控制使用CMOS图像传感器的图像捕获装置中的视频镜头的方法。垂直同步(Vsync)信号和水平同步(Hsync)信号被分别生成,并随后被合成。此后,将结果信号与DC电平模式的亮度信号进行合成,以生成用于控制视频镜头的镜头控制信号。
  • 一种应用于图像传感器中的高速模数转换装置-201710415738.8
  • 李靖;马成;刘洋;李扬;李增志;王欣洋 - 长春长光辰芯光电技术有限公司
  • 2017-06-06 - 2019-10-18 - H04N5/3745
  • 本发明涉及一种应用于图像传感器中的高速模数转换装置,该装置的数字逻辑电路利用高速时钟的不同时钟沿将比较器翻转点到斜坡信号结束点之间的时间进行采样分别得到高位计数使能和低位计数使能,然后将高位计数使能与高速时钟进行“与”操作得到高位计数脉冲,根据高位计数使能和低位计数使能产生低位计数脉冲,最后输出控制信号使高位计数器向上计数,低位计数器向上计数或向下计数;数据处理器根据高位计数器和低位计数器的计数值计算得到像素信号电压的最终量化数值。本发明在不改变时钟频率的条件下,模数转换时间可减小到原来的1/2,可应用于高速且高分辨率的图像传感器中。
  • 成像单元和系统-201610248656.4
  • 王一兵;伊利亚·奥维先尼科夫 - 三星电子株式会社
  • 2016-04-20 - 2019-09-06 - H04N5/3745
  • 提供一种成像单元和系统。使用同一图像传感器针对3D对象捕获二维(2D)图像和进行三维(3D)深度测量。激光器用光斑点扫描对象的表面,图像传感器中的像素阵列检测所述光斑以使用三角法来生成对象的3D深度轮廓。像素阵列中的各像素行形成对应的激光扫描线的极线。时间戳时间戳提供所捕获光斑的像素位置和激光器的各个扫描角度之间的对应关系,以消除三角法中的任何不确定性。图像传感器中的模数转换器(ADC)作为时间‑数字(TDC)转换器来操作,以生成时间戳。在板上提供时间戳校准电路,以记录像素阵列中的各像素列的传播延迟并且向3D深度测量期间产生的时间戳值提供必要的校正。
  • 模数转换器、含其的图像传感器及操作图像传感器的方法-201410836071.5
  • 金敬珉;金晋佑;徐成昊;蔡熙成 - 三星电子株式会社
  • 2014-12-26 - 2019-08-09 - H04N5/3745
  • 本发明公开了一种模数转换器、含其的图像传感器及操作图像传感器的方法。图像传感器包括像素阵列、多个比较器、多个计数器和多个同步电路。像素阵列包括被构造为通过感测入射光来产生模拟信号的多个像素。比较器通过将模拟信号与参考信号比较来产生比较信号。计数器被分组为多个计数器组。每个计数器通过计数产生与模拟信号对应的数字信号,由比较信号终止所述计数操作。每个同步电路将输入时钟信号同步到源时钟信号,以向每个计数器组提供同步的输入时钟信号。
  • 成像装置和电子设备-201810083665.1
  • 加藤菜菜子;若野寿史;田中裕介;大竹悠介 - 索尼公司
  • 2016-03-17 - 2019-08-09 - H04N5/3745
  • 本发明涉及成像装置和电子设备。其中,成像装置包括:第一单元,包括第一组四个光电转换区、第一组四个传输晶体管、第一浮动扩散部和第一组两个滤色器;第二单元,包括第二组四个光电转换区、第二组四个传输晶体管、第二浮动扩散部和第二组两个滤色器,其中所述第一单元和所述第二单元沿水平方向布置;布线,连接到所述第一浮动扩散部和所述第二浮动扩散部;共用晶体管,至少包括放大晶体管,所述放大晶体管具有经由所述布线连接到所述第一浮动扩散部和所述第二浮动扩散部的栅极,所述共用晶体管沿所述水平方向布置;以及第一垂直信号线,连接到所述放大晶体管,所述第一垂直信号线沿垂直方向延伸。
  • 摄像设备和摄像设备的控制方法-201610044460.3
  • 木村孝行 - 佳能株式会社
  • 2016-01-22 - 2019-06-18 - H04N5/3745
  • 本发明涉及一种摄像设备和摄像设备的控制方法。使用具有相互不同的斜率的多个参考信号来将具有多个不同的输出电平的模拟信号转换成数字信号,并且基于数字信号来计算多个不同斜率的比以及偏移量。然后,以帧为单位,基于斜率的比和偏移量来计算用于对通过针对从图像传感器的像素部输出的模拟信号执行模数转换所获得的数字信号进行校正的校正系数。该校正系数包括斜率的比和偏移校正值,并且该偏移校正值是通过执行用于使用循环系数来对偏移量和在先前帧中计算出的偏移校正值进行加权相加的滤波处理所获得的。
  • 用于在图像传感器中实施H条带消除的方法及系统-201710080190.6
  • 杨征;海老原广明 - 豪威科技股份有限公司
  • 2017-02-15 - 2019-04-26 - H04N5/3745
  • 本申请案涉及一种用于在图像传感器中实施H条带消除的方法及系统。用于在图像传感器中实施H条带消除的所述方法以像素阵列捕获图像数据开始。像素阵列包含用以分别产生像素数据信号的多个像素。ADC电路获取所述像素数据信号。ADC电路包含比较器电路。在一个实施例中,比较器电路310包含多个比较器。包含于比较器电路中的比较器将所述像素数据信号分别与从斜波产生器接收的斜波信号进行比较以产生比较器输出信号。邻近比较器输出信号可为相反极性。本发明还描述其它实施例。
  • 像素控制电路及成像系统-201610324542.3
  • 辛勒·米克尔森 - 豪威科技股份有限公司
  • 2016-05-17 - 2019-04-02 - H04N5/3745
  • 本发明涉及一种像素控制电路及成像系统。像素控制电路包含第一电源轨,所述第一电源轨经耦合以提供第一供电电压。第二电源轨经耦合以提供第二供电电压。可变电阻电路耦合到所述第二电源轨。多个驱动器电路耦合在所述第一电源轨与所述可变电阻电路之间。所述多个驱动器电路中的每一者经耦合以提供经耦合以控制像素电路的控制信号。所述可变电阻电路经耦合以在所述像素电路的采样操作期间在所述多个驱动器电路与所述第二电源轨之间提供第一电阻。所述可变电阻电路经耦合以在所述像素电路的非采样操作期间在所述多个驱动器电路与所述第二电源轨之间提供第二电阻。
  • 摄像装置及照相机系统-201810383976.X
  • 小林努;清水祐介 - 松下知识产权经营株式会社
  • 2018-04-26 - 2018-12-18 - H04N5/3745
  • 摄像装置具备:多个像素;第1信号线,传递从位于第a列的多个像素分别输出的第1像素信号传递;第1负荷电流电路,向第1信号线供给第1负荷电流;第1控制电路;第1变换电路,将第1像素信号变换为第1数字信号;比较电路,将第1数字信号与阈值比较;第1变换电路具备:第1比较器,将参照信号与第1像素信号比较生成表示比较结果的第1输出信号;第1计数器,使用第1时钟信号对从第1计数期间开始到第1输出信号反转的期间计数,由此生成第1数字信号;第1控制电路根据位于第a列且第b行的第1像素的第1数字信号与阈值的大小关系控制位于第a列、且与第b行不同的第c行的第2像素的第1计数期间中的第1比较器的动作电流。
  • 多采样CMOS图像传感器像元结构及其超高速图像获取方法-201810863245.5
  • 杨少华;刘璐;严明;郭明安;李刚;李斌康 - 西北核技术研究所
  • 2018-08-01 - 2018-12-18 - H04N5/3745
  • 为解决采用现有技术实现CMOS图像传感器数十纳秒级的超高速成像能力时,成本高、成像性能不佳、工艺复杂的技术问题,本发明提供了一种多采样CMOS图像传感器像元结构及其超高速图像获取方法。每个像元结构包括一个光电二极管;光电二极管的n个输出端口均连接有一个控制开关管;每个控制开关管输出端均连接一个浮置扩散区电容;n个浮置扩散区电容共用一个控制晶体管电路;每个浮置扩散区电容与控制晶体管电路间均设置有电荷输出选通开关;n≥2。本发明多帧缓存图像间的帧间隔由图像信号从光电二极管到浮置扩散区电容的转移时间决定,在现代CMOS工艺下该转移时间能够达到百纳秒量级,能实现CMOS图像传感器数百纳秒时间分辨条件下的超高速连续多帧成像。
  • CMOS图像传感器用列模数转换电路-201610185750.X
  • 吴治军;刘业琦;李毅强;李梦萄 - 中国电子科技集团公司第四十四研究所
  • 2016-03-29 - 2018-12-18 - H04N5/3745
  • 一种CMOS图像传感器用列模数转换电路,其创新在于:所述列模数转换电路由比较环节、第一反相器、测试环节、第二反相器和数字转换器组成;本发明的有益技术效果是:提供了一种列模数转换电路,该列模数转换电路能在采样过程中将像素和列电路的固定模式噪声去除,提高图像传感器的成像质量,降低了列级处理电路的复杂程度,同时,列模数转换电路还具备测试功能,能对时序控制和数字转换器进行测试。
  • 一种用于图像传感器的高速模数转换方法及其装置-201510658919.4
  • 马成;王欣洋 - 长春长光辰芯光电技术有限公司
  • 2015-10-14 - 2018-11-30 - H04N5/3745
  • 本发明涉及一种用于图像传感器的高速模数转换方法,该方法第一级模数转换将接收的像素信号与多个基准信号进行比较并输出相应的高位数据;根据高位数据选择增益放大倍数对像素信号进行放大,使得放大后的像素信号处于第二级模数转换设定的电压范围内;对放大的像素信号进行二级模数转换,输出低位数据。用户可以根据高位数据判断像素信号的放大倍数,并据此对第二级模数转换输出的像素数据进行相应的处理,最终得到与像素信号对应的像素数据。本发明能够达到较大的动态范围,并且大大简化了传感器的结构,减小了固定模式噪音。
  • 高性能CMOS图像传感器阵列模数转换器的数字校正方法-201610308461.4
  • 常玉春;刘明杭;李海彬;杨姝;陈佳俊;李亮 - 吉林大学
  • 2016-05-11 - 2018-10-23 - H04N5/3745
  • 本发明属于半导体图像感测领域,具体涉及高性能CMOS图像传感器阵列模数转换器的数字校正方法。本发明提出了一种基于多路协同数字校正技术的算法,特别针对CIS阵列ADC的ADC数量非常多、单个ADC面积非常小、电容失配大等特点,算法设计充分配合该算法实现的应用于CIS传感器的模数转换器阵列。整体设计使用1.8V低工作电压。图像传感器像素电压输出经过可变增益放大器(VGA)阵列后直接送入模数转换器(ADC)阵列转换之后送入数字校正引擎中进行计算,将应用于CMOS图像传感器的阵列模数转换器看成一个整体系统,在很大程度上降低了阵列模数转换器由于单个模数转换器面积小造成的失配问题。本发明提出的应用于图像传感器的阵列模数转换器的多路协同数字校正技术能够有效的提高阵列模数转换器整体的性能。
  • 支持多种电压的紧凑型行解码器-201410591538.4
  • 不公告发明人 - 芯视达系统公司
  • 2014-10-29 - 2018-07-31 - H04N5/3745
  • 一种固态集成电路设计技术领域的支持多种电压的紧凑型行解码器,包括:一个全局驱动器以及若干个行电平驱动器,每个行电平驱动器包括:地址解码器、行驱动器以及位于其之间的用于将来自地址解码器的数字电压转换为最高摆动控制电压的电平移位器;全局驱动器向上述行驱动器提供所需的电压电平转换以实现将低电平数字域信号转换到高电平模拟域信号。本发明通过将大部分电压电平转换器从行级转放至全局层面上,显著减少行解码器的布局面积,提供多种高和低电平的支持,并且具有用很少的布局面积成本来添加额外的逻辑功能的灵活性。
  • CMOS图像传感器-201210243408.2
  • 李冰 - 李冰
  • 2012-07-13 - 2018-06-08 - H04N5/3745
  • 本发明涉及一种互补型金属氧化物半导体图像传感器,包括一像素阵列,该像素阵列包括多个像素单元,其中每一像素单元包括光电二极管和镜像电路。该光电二极管的阴极连接一电源,该光电二极管的阳极连接第一节点。该镜像电路包括第一晶体管和第二晶体管,该第一晶体管的栅极和漏极连接于该第一节点,该第一晶体管的源极接地;该第二晶体管的栅极连接该第一节点,该第二晶体管的漏极连接一第二节点,该第二晶体管的源极接地。其中该第二晶体管的尺寸大于该第一晶体管的尺寸。
  • 固态成像装置和使用固态成像装置的成像系统-201510037463.X
  • 丰口银二郎 - 佳能株式会社
  • 2015-01-26 - 2018-03-09 - H04N5/3745
  • 本发明涉及固态成像装置和使用固态成像装置的成像系统。所提供的固态成像装置包括成像像素,各自被配置为通过光电转换产生成像信号;焦点检测像素,各自被配置为通过光电转换产生聚焦信号;以及相加单元,被配置为相加由成像像素产生的成像信号以产生相加成像信号,并被配置为相加由焦点检测像素产生的聚焦信号以产生相加聚焦信号,其中,要由相加单元使用以产生一个相加聚焦信号的聚焦信号的数量比要由相加单元使用以产生一个相加成像信号的成像信号的数量大,并且用于输出相加聚焦信号的操作和用于在没有相加的情况下输出聚焦信号中的每一个的操作被选择性地实施。
  • 用于图像传感器的方法、图像传感器以及成像装置-201710932020.6
  • 冯新鹤;常建光;王永刚 - 德淮半导体有限公司
  • 2017-10-10 - 2018-02-16 - H04N5/3745
  • 本发明涉及用于图像传感器的方法、图像传感器以及成像装置。本发明公开了一种在图像传感器中实现信号非线性转换的方法。该方法包括获取来自图像传感器中的像素的像素信号电压;以及基于像素信号电压-数字信号的非线性响应曲线,将所获取的像素信号电压转换为像素数字信号,其中,在像素信号电压‑数字信号的非线性响应曲线中,像素信号电压的有效范围与数字信号的有效范围相对应;像素信号电压-数字信号的非线性响应曲线包括多个分段,每个分段的斜率被定义为对应于该分段的数字信号的变化量与对应于该分段的像素信号电压的变化量之比;并且多个分段中的至少一个分段的斜率与其它分段中的至少一个分段的斜率不同。
  • 通过斜坡产生器的图像传感器电源抑制比噪声消减-201610079549.3
  • 袁碧;金秋峰;邓黎平;左亮 - 豪威科技股份有限公司
  • 2016-02-04 - 2018-02-06 - H04N5/3745
  • 本申请案涉及通过斜坡产生器的图像传感器电源抑制比噪声消减。斜坡产生器包含供电电压采样电路,所述供电电压采样电路经耦合以在黑色信号读出期间采样黑色信号供电电压,且在像素单元的图像信号读出期间采样所述像素单元的图像信号供电电压。第一积分器电路接收经缓冲的参考电压,及所述供电电压采样电路的输出。第一及第二开关耦合在所述第一积分器电路与第一电容器之间以将表示所述图像信号供电电压与所述黑色信号供电电压之间的差的信号传送到所述第一电容器。第二积分器电路耦合到所述第一电容器以产生输出斜坡信号,所述输出斜坡信号经耦合以由模/数转换器接收。响应于所述图像信号供电电压与所述黑色信号供电电压之间的所述差来调整所述输出斜坡信号的起始值。
  • 比较器、固态摄像器件、电子设备及驱动方法-201410108462.5
  • 田中秀树;松本静德;永野川晴久;加地悠一 - 索尼公司
  • 2014-03-21 - 2018-01-19 - H04N5/3745
  • 本发明涉及一种能够提高AD转换处理的速度的比较器、固态摄像器件、电子设备及驱动方法,所述比较器包括第一放大单元,其包括由一对晶体管构成的差动对,所述一对晶体管为第一晶体管和第二晶体管,所述第一放大单元对输入至所述第一晶体管和所述第二晶体管的各个栅极的信号差进行放大并输出;第二放大单元,其放大从所述第一放大单元输出的所述信号;第三晶体管,其将所述第一晶体管连接到电源电压;第四晶体管,其将所述第二晶体管连接到电源电压;第五晶体管,其将所述第三晶体管和所述第四晶体管的栅极的连接点连接到所述第三晶体管的漏极;以及第六晶体管,其将所述第三晶体管和所述第四晶体管的栅极的连接点连接到所述第四晶体管的漏极。
  • 摄像装置和图像拍摄显示系统-201410108644.2
  • 山田泰弘 - 索尼半导体解决方案公司
  • 2014-03-21 - 2018-01-19 - H04N5/3745
  • 本发明公开了摄像装置和图像拍摄显示系统。该摄像装置包括摄像部,其含有多个像素,每个像素含有光电转换器件和场效应晶体管;驱动部,其控制要被施加至晶体管的电压以对累积在像素中的信号电荷进行读出驱动;和校正部,其用来校正用于驱动晶体管的电压值;晶体管含有彼此面对地布置且其间插有半导体层的第一栅极电极和第二栅极电极,驱动部通过分别将第一电压施加至所述第一栅极电极且将第二电压施加至所述第二栅极电极来进行晶体管的导通/截止控制,且校正部根据晶体管的阈值电压的偏移量校正第一电压和第二电压中的一者或两者的电压值。根据本发明,能够通过减轻由所述晶体管的阈值电压的偏移造成的不利影响获得高的可靠性。
  • 固态成像装置和成像系统-201510081186.2
  • 户塚洋史 - 佳能株式会社
  • 2015-02-15 - 2018-01-19 - H04N5/3745
  • 本发明涉及一种固态成像装置和成像系统。提供一种固态成像装置,其中,模拟‑数字转换单元转换来自像素的模拟信号,第一存储器保持来自模拟‑数字转换单元的数字信号,然后,第二存储器保持由第一存储器保持的数字信号。模拟‑数字转换单元转换基于像素的光电转换的来自像素的模拟信号,并且,第一存储器保持来自模拟‑数字转换单元的数字信号。第一存储器包含保持来自模拟‑数字转换单元的数字信号的第一锁存电路和保持由第一锁存电路保持的信号的第二锁存电路。第二存储器包含保持被保持于第一锁存电路中的信号的第三锁存电路和保持被保持于第三锁存电路中的信号的第四锁存电路。
  • 固态成像装置和成像系统-201410464781.X
  • 山崎和男;板野哲也;樋山拓己 - 佳能株式会社
  • 2014-09-12 - 2017-11-24 - H04N5/3745
  • 本发明涉及固态成像装置和成像系统。固态成像装置包括其中按矩阵布置有多个像素的像素部;被配置为从像素部输出像素信号的列信号线;被配置为反转并放大像素信号的列放大器电路;被配置为绕过列放大器电路的绕过电路;AD转换器;以及被配置为根据绕过电路的操作来改变AD转换器的操作模式的控制单元。
  • 用于实施扩展范围逐次逼近模/数转换器的方法及系统-201610048436.7
  • 辛勒·米克尔森;托雷·马丁努森 - 豪威科技股份有限公司
  • 2016-01-25 - 2017-11-17 - H04N5/3745
  • 本发明涉及用于实施扩展范围逐次逼近模/数转换器的方法及系统。一种实施扩展范围逐次逼近模/数转换器ADC的方法以读出电路获取来自彩色像素阵列中的行的图像数据开始。所述读出电路中的ADC电路接着产生用于所述行的ADC消隐脉冲电平。包含于ADC电路中的逐次逼近寄存器SAR接着存储ADC消隐脉冲电平。SAR包含多个位及是所述多个位中的一者的复制品的额外位。ADC电路对照存储于SAR中的ADC消隐脉冲电平而对来自所述行的所述图像数据进行取样以获得所取样输入数据。ADC电路接着将所述所取样输入数据从模拟转换到数字以获得ADC输出值。描述其它实施例。
  • 固态成像装置和成像系统-201510039255.3
  • 前桥雄;龟山弘明;小林秀央;山崎和男 - 佳能株式会社
  • 2015-01-27 - 2017-10-20 - H04N5/3745
  • 本发明涉及固态成像装置和成像系统。提供一种固态成像装置,包括在多条垂直输出线和多个存储器之间连接的写存储器选择单元,被配置为将从所述多条垂直输出线的至少一条传输的信号选择性地存储在所述多个存储器的至少一个中;多个水平扫描通道,被配置为输入存储在所述多个存储器中的信号;以及在所述多个存储器和所述多个水平扫描通道之间连接的读存储器选择单元,被配置为将存储在所述多个存储器的至少一个中的信号选择性地输出到所述多个水平扫描通道的至少一个。读存储器选择单元被配置为按对应于光电转换元件的空间布置的顺序输出信号。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top