[发明专利]冗余系统控制装置及其系统切换方法在审

专利信息
申请号: 201580017680.0 申请日: 2015-03-30
公开(公告)号: CN106233260A 公开(公告)日: 2016-12-14
发明(设计)人: 斋藤庆一 申请(专利权)人: 日本信号株式会社
主分类号: G06F11/18 分类号: G06F11/18;B60L15/42;B60R16/023;G06F11/20;H04L29/14
代理公司: 北京集佳知识产权代理有限公司11227 代理人: 舒艳君;李洋
地址: 暂无信息 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种没有主系统以及从系统的区分,并能够缩短系统切换时间的成本廉价的冗余系统控制装置及其系统切换方法。冗余系统控制装置包括运用系统(11)和待机系统(12)。运用系统以及待机系统相互同步动作。在运用系统检测出错误时,不管是否确定了故障,都停止运用系统的控制输出,并将待机系统的控制输出供给至控制对象设备(7)。
搜索关键词: 冗余 系统 控制 装置 及其 切换 方法
【主权项】:
一种冗余系统控制装置,包括运用系统和待机系统,上述冗余系统控制装置的特征在于,上述运用系统以及上述待机系统相互同步动作,在上述运用系统检测出错误时,在将故障检测信息提供给上述待机系统后,停止上述运用系统的控制输出,使用上述待机系统的控制输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本信号株式会社,未经日本信号株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201580017680.0/,转载请声明来源钻瓜专利网。

同类专利
  • 共享磁盘管理方法、装置、设备及存储介质-201910598214.6
  • 张国军;彭冬磊 - 深信服科技股份有限公司
  • 2019-07-03 - 2019-10-15 - G06F11/18
  • 本发明公开了一种共享磁盘管理方法、装置、设备及存储介质,该方法包括:若检测到当前客户端对共享磁盘的连接请求,获取所述共享磁盘的磁盘标识信息;根据所述磁盘标识信息确定所述共享磁盘的在线副本主机;根据预设筛选规则从所述在线副本主机中确定目标副本主机,将所述当前客户端通过所述目标副本主机接入所述共享磁盘。本发明能够解决有技术中共享磁盘管理效率较低的技术问题。
  • 一种可自愈的容错计算机系统-201510908703.9
  • 马小博;林坚;解文涛;段小虎;夏德天;陈益 - 中国航空工业集团公司西安航空计算技术研究所
  • 2015-12-09 - 2019-05-28 - G06F11/18
  • 本发明提出了一种可自愈的容错计算机系统,包括三个构型相同的容错节点,每个容错节点除具备基本的计算机功能外,同时包括三模冗余的IO接口容错与双处理器的比较监控功能;三个节点同时并行工作,采用高速总线与外部设备交联,节点之间通过高速串行总线实现节点之间的数据交互;节点内部的IO接口数据经过三模冗余的硬件表决后提供给节点内的双处理器,双处理器同时工作,对运算结果进行比较监控。容错节点指具备独立工作能力的计算机。本发明提出了一种可自愈的容错计算机系统,可适应当前再不增加系统余度数的情况下,将可靠性提升1个数量级。
  • 一种多层次设计实现多模冗余投票功能的数字电路-201811622650.4
  • 李林;温建新 - 上海微阱电子科技有限公司
  • 2018-12-28 - 2019-05-17 - G06F11/18
  • 一种多层次设计实现多模冗余投票功能的数字电路,其包括:M个功能模块和表决电路模块,即第一功能模块、第二功能模块、…和第M功能模块,第一功能模块包括N1个子功能模块、第二功能模块包括N2个子功能模块、…和第M功能模块包括Nm个子功能模块;其中,选中第一功能模块、第二功能模块、…和第M功能模块,或N1个子功能模块、N2个子功能模块…和Nm个子功能模块中的一个或多个作为加固单元,将每个加固单元设计成多模冗余结构,多模冗余结构包括K‑1个与选中的加固单元相同且相并接的冗余单元;多模冗余结构中的加固单元和冗余单元的输出端与表决电路模块的输入端相连,表决电路模块为判决逻辑电路通过表决输出进行容错。
  • 一种双机仲裁切换系统及方法-201910005445.1
  • 秦友伦;曾熠;袁强;徐碧辉 - 中国兵器装备集团自动化研究所
  • 2019-01-03 - 2019-05-10 - G06F11/18
  • 本发明公开了一种双机仲裁切换系统及方法,该系统包括主板A、主板B和仲裁切换电路;所述仲裁切换电路基于可编程逻辑器件实现,所述主板A和主板B分别输出心跳信号和自检故障信号到所述仲裁切换电路,所述仲裁切换电路监测心跳信号和自检故障信号的状态,若发现主板工作状态异常则进行相应的切换、重启或报警;所述仲裁切换电路同时提供显示屏上电使能信号、USB设备上电使能信号以及手动强制切换脉冲信号。本发明的双机仲裁切换系统中主板既保留传统的互联通信方式,又增加了基于可编程逻辑器件(FPGA或CPLD)的三方硬件电路,对两块主板的状态进行实时监测,并进行相应的仲裁切换,实时性强,提高了可靠性。
  • 微控制器及其控制方法-201811090544.6
  • 西川卓郎;藤谷诚希 - 瑞萨电子株式会社
  • 2018-09-19 - 2019-04-02 - G06F11/18
  • 本公开涉及微控制器及其控制方法。为了提供抑制调试期间功耗增加的微控制器,根据本发明的微控制器包括第一信号处理电路、以与第一信号处理电路相同的方式执行信号处理的第二信号处理电路、将第一信号处理电路的处理结果与第二信号处理电路的处理结果相互比较并在检测到错误时输出错误信号的比较电路、接收用于抑制第二信号处理电路的操作和比较电路的操作的抑制信号的抑制信号输入单元、接收来自抑制信号输入单元的抑制信号并抑制第二信号处理电路的操作和比较电路的操作的抑制电路、以及当第二信号处理电路的操作和比较电路的操作被抑制时输出伪错误信号代替错误信号的伪错误信号输出电路。
  • 一种信息存储系统和程序烧写及程序启动加载方法-201610751590.0
  • 王少军;刘大同;李攀;马宁;彭宇;彭喜元 - 哈尔滨工业大学
  • 2016-08-26 - 2019-02-19 - G06F11/18
  • 一种用于空间复杂环境的三模冗余信息存储系统和程序烧写及程序启动加载方法,涉及一种信息存储系统程序烧写及程序启动加载方法。本发明包括三片Flash存储器、现场可编程门阵列和处理器,每片Flash存储器划分为两个或两个以上的存储区,现场可编程门阵列的编程中包括程序启动加载单元,程序启动加载单元包括三模校验模块、分区策略控制模块和分区选择地址控制模块B。本发明对三片Flash接口的扩展与管理,使其成为高可靠的程序存储器,并通过片内分区冗余数据备份,增加数据冗余度,提高程序存储安全性,实现Flash三模输出,大大降低了在复杂环境中Flash出现坏块导致处理器启动失败的概率,提升了系统的可靠性。本发明适用于信息存储系统的制造。
  • 一种容软错误的粗粒度可重构阵列-201510779979.1
  • 绳伟光;蒋剑飞;毛志刚 - 上海交通大学
  • 2015-11-13 - 2018-12-25 - G06F11/18
  • 本发明公开了一种容软错误的粗粒度可重构阵列,接收阵列的输入数据和阵列的配置信息,包括成阵列排布的多个执行单元。各执行单元包括三个多路复用器、运算器和寄存器堆;各多路复用器的第一输入端皆用于接收阵列的输入数据,第二输入端对应地与寄存器堆的三个输出端相连,第三输入端皆用于接收上一行执行单元的输出,控制端皆用于接收阵列的配置信息中的选择信号,输出端分别连接到运算器的三个输入端,运算器的控制端用于接收阵列的配置信息中的运算指令,运算器的运算结果输出到阵列之外、输出到下一行的任意一个执行单元中以及输出到寄存器堆。本发明硬件代价低,应用灵活,能将执行单元很容易地组织成三模冗余单元,从而实现容错加固功能。
  • 一种基于LKJ分时运行多种车载应用软件的方法和系统-201510337121.X
  • 唐林;李辉;凌源;刘海军;董潭洲;张言安 - 株洲南车时代电气股份有限公司
  • 2015-06-17 - 2018-08-07 - G06F11/18
  • 本发明公开了一种基于LKJ分时运行多种车载应用软件的方法和系统,LKJ主机包括双机冗余工作结构相同的A、B机,都包括第一功能模块、第二功能模块、BootLoader模块和FPGA模块;第一、二功能模块分别装载不同软件,完全分开存储且独立运行,且分别与BootLoader模块连接,BootLoader模块另一端与FPGA模块连接;LKJ屏幕显示器包括分别对应于A、B机的I端LKJ屏幕显示器和II端LKJ屏幕显示器;且各自都包括完全分开存储且独立运行的第一功能显示器模块和第二功能显示器模块。从而,本发明能够降低用户对LKJ软件的维护和管理成本,提高LKJ软件的安全性、可靠性、可用性和可维护性。
  • 一种安全计算机平台双机热备切换与故障检测系统-201721882987.X
  • 魏臻;胡庆新;朱平凯;庞师锋;徐伟 - 合肥工大高科信息科技股份有限公司
  • 2017-12-28 - 2018-07-17 - G06F11/18
  • 本实用新型涉及一种安全计算机平台双机热备切换与故障检测系统,包括第一主机和第二主机,所述第一主机内设有第一主备系识别单元、第一继电器、第一故障安全单元,所述第二主机内设有第二主备系识别单元、第二继电器及第二故障安全单元;所述第一主机通过系间同步单元与第二主机进行数据交换。本实用新型采用安全继电器进行互锁,两系主机形成互斥的关系,有且只会有一系成为主系主机;且两系主机同时检测两个安全继电器的状态,保证了检测结果的可靠性,避免了单系检测的故障,使得两系可以在同一时间判定自身和对方系的工作状态,极大地提高了系统的安全性和可用性。
  • 复用系统-201580084811.7
  • 大森康宏 - 三菱电机株式会社
  • 2015-12-03 - 2018-07-17 - G06F11/18
  • 多个输入部(110)分别在被输入输入数据(101)的输入时刻输出输入通知(104),在作为输入时刻和从其他输入部输出输入通知的时刻中的较晚的时刻的同步时刻输出输入数据。多个运算部(120)分别在被输入从对应的输入部输出的输入数据时开始进行运算。
  • 数据处理装置-201580072596.9
  • 米田亚希子 - 三菱电机株式会社
  • 2015-01-14 - 2017-09-26 - G06F11/18
  • 本发明提供一种数据处理装置,其特征在于,具有存储器;以及第一CPU和第二CPU,它们具有处理命令的命令处理部、存储存储器的数据的一部分的缓存、检测缓存中存储的数据的错误的错误检测部、以及根据缓存中存储的数据和错误通知来纠正缓存中存储的数据并输出到命令处理部的纠错部,第一CPU的纠错部输入第一CPU的缓存中存储的数据、第一CPU的错误通知、第二CPU的缓存中存储的数据和第二错误通知,在第一CPU的错误通知为错误且第二CPU的错误通知不为错误的情况下,将第二CPU的缓存中存储的数据输出到第一CPU的命令处理部,在除此以外的情况下,将第一CPU的缓存中存储的数据输出到第一CPU的命令处理部。
  • 冗余系统控制装置及其系统切换方法-201580017680.0
  • 斋藤庆一 - 日本信号株式会社
  • 2015-03-30 - 2016-12-14 - G06F11/18
  • 本发明提供一种没有主系统以及从系统的区分,并能够缩短系统切换时间的成本廉价的冗余系统控制装置及其系统切换方法。冗余系统控制装置包括运用系统(11)和待机系统(12)。运用系统以及待机系统相互同步动作。在运用系统检测出错误时,不管是否确定了故障,都停止运用系统的控制输出,并将待机系统的控制输出供给至控制对象设备(7)。
  • 一种计算机信息系统-201520900608.X
  • 刘拥 - 巢湖学院
  • 2015-11-07 - 2016-06-22 - G06F11/18
  • 本实用新型公开了一种计算机信息系统,包括信息处理系统,所述信息处理系统内部包括外部网络、内部实时网络、主节点、备节点、第一计算节点、第二计算节点与第三计算节点,所述外部网络分别连接主节点、备用节点、第一计算节点、第二计算节点与第三计算节点,所述内部实时网络也分别连接主节点、备用节点、第一计算节点、第二计算节点和第三计算节点,所述内部实时网络包括计算机主机、以太网以及若干个服务器,所述以太网连接计算机主机,所述服务器连接在以太网上,所述信息处理系统外部设有显示节点,本实用新型采用集群计算机系统来处理信息,具有高性能、高可用、高伸缩和高性价比的优点。
  • 一种故障自主恢复三模冗余容错计算机IP核的设计方法-201510330714.3
  • 杜和青 - 康宇星科技(北京)有限公司
  • 2015-06-16 - 2016-01-27 - G06F11/18
  • 本发明设计了一个由三个基本CPU核组成的三模冗余容错计算机核,即用三个相同的基本CPU核组合成一个具备容错功能的计算机核,采用三模冗余的方式,在其中任一个基本CPU核出现故障时继续保持计算机运算的正确性,并自主恢复故障。本发明采用自动刷新技术把正确的基本CPU核对发生故障的基本CPU核进行刷新,消除故障,恢复正常工作状态。本发明设计的IP核是一个独立的容错计算机核,其形式为软核,功能为对单粒子效应造成的单点故障进行自动检测、自动获取正确结果、以及进行故障自主恢复。本发明解决了一个采用三模冗余技术实现容错计算机IP核的设计问题,可用于FPGA应用开发和集成电路设计。
  • 一种显控台多屏显示功能冗余的方法-201510321824.3
  • 吕凯波;耿士华;陈乃阔 - 山东超越数控电子有限公司
  • 2015-06-12 - 2015-09-16 - G06F11/18
  • 本发明提供一种显控台多屏显示功能冗余的方法,其具体实现过程为:设置显示链路,该显示链路包括可支持多路显示信号的计算单元、分别连接计算单元的显示模块、连接显示模块的切换单元、连接该切换单元的显示屏;设置监控链路,该监控链路包括连接计算单元与切换单元的监控芯片;进行正常显示,显示模块最多一半链路正常工作,其余链路休眠;当一显示模块发生故障时,监控芯片定位故障点并切断该条供电链路,此时控制其它显示模块增加工作链路,并唤醒休眠的CPU核心。该显控台多屏显示功能冗余的方法和现有技术相比,在实现冗余功能的同时保证主机稳定工作、信息安全可靠、能耗有效节约,实用性强,易于推广。
  • 一种网卡控制电路-201520300498.3
  • 钱立森;黄金生;陈群 - 福建星网视易信息系统有限公司
  • 2015-05-11 - 2015-08-19 - G06F11/18
  • 本实用新型公开了一种网卡控制电路,包括CPU、第一网卡和第二网卡,所述CPU的SMI时钟输出端通过缓冲器连接于第一网卡和第二网卡,CPU的SMI数据输出端连接于第一网卡和第二网卡,SMI数据传输线连接有RC端接匹配。本实用新型网卡控制电路提高了SMI时钟的驱动能力和SMI数据信号的完整性,避免了两网卡同时使用死机的问题。
  • 一种除错器-201310732919.5
  • 林炳村 - 昆达电脑科技(昆山)有限公司;神达电脑股份有限公司
  • 2013-12-27 - 2015-07-01 - G06F11/18
  • 一种除错器,其包括输入模块,其包括一输入接口模块和第一切模块,该输入接口模块包括第一接口和第二接口,第一切换模块与所述输入接口模块电性连接;信号转换模块,其与第一切换模块电性连接;以及输出模块,该输出模块一端与所述信号转换模块电性连接,另一端与一主机电性连接,该输出模块把所述第二信号输入到所述主机除错。本发明的除错器,设有第一切换模块,该第一切换模块直接切换同时连接UART信号和LPC信号,当测试不同接口信号时,不需要拆换除错板,不需要另外添加除错器,此外,该除错器与主机可通过无线连接装置直接相连,该除错器不仅提高了工作效率,而且降低了成本。
  • 一种高可靠多节点容错计算机系统及同步方法-201410737392.X
  • 马小博;解文涛;夏德天;王锐;颜松桢;付科 - 中国航空工业集团公司第六三一研究所
  • 2014-12-05 - 2015-03-25 - G06F11/18
  • 本发明提出了一种高可靠多节点容错计算机系统,包括三节点同步硬件电路,电路包括三个相同节点,每个节点包括差分接收器、差分驱动器、分别与差分接收器和差分驱动器连接的两个同步输出锁存器;同步输出锁存器发出的TTL信号经差分驱动器转换成差分信号发送给另外两个节点,并且对TTL输出信号进行回绕,对输出信号进行回绕检测,对差分输出信号同样进行回绕,对输出信号进行回绕检测。本发明高可靠容错计算机系统提供一种节点计算机紧耦合同步方法,该同步方法采用以软件为主,软/硬结合的双握手同步算法实现节点间的同步,在系统同步程序的管理下,结合硬件同步指示器,通过专用同步总线,完成节点计算机间的同步。
  • 一种双机热备系统中快速主备切换装置-201420057066.X
  • 王勇;尹焕亭;刘建元 - 浙江网新技术有限公司
  • 2014-01-29 - 2014-07-23 - G06F11/18
  • 本实用新型提出一种双机热备系统中快速主备切换装置,包括硬件互斥电路、过滤电路,以及位于第一核心设备上的第一切换单元和第一看门狗模块,位于第二核心设备上的第二切换单元和第二看门狗模块,解决了现有主备切换系统中软件死机不能及时发现的问题,主备切换过程中的对外“双主”呈现问题,以及主备协商过程中的对外“双备”呈现问题。
  • 一种应用IPMI命令实现BMC双管理热冗余的方法-201410107087.2
  • 赵萌;刘强;金长新 - 浪潮集团有限公司
  • 2014-03-21 - 2014-06-25 - G06F11/18
  • 本发明提供一种应用IPMI命令实现BMC双管理热冗余的方法,其具体操作步骤为:在刀片服务器机箱内设置两个管理控制板,每个管理控制板上均设置一个BMC芯片;两个BMC芯片之间接入I2C总线,使双管理板的I2C可以相互通信;两BMC芯片之间通过相互传送IPMI命令实现心跳,该IPMI命令选用OEM自定义命令。该一种应用IPMI命令实现BMC双管理热冗余的方法和现有技术相比,用I2C传输IPMI命令来完成心跳,实现BMC双管理热冗余,可靠性高,易于实现,实用性强,易于推广。
  • 一种三模冗余措施的验证方法-201310435975.2
  • 王栋;李昆;刘军;刘伟;郑金艳;张国宇 - 北京京航计算通讯研究所
  • 2013-09-24 - 2014-01-22 - G06F11/18
  • 本发明属于一种三模冗余措施的验证方法,包括以下步骤:生成经过三模冗余措施的综合后的FPGA网表文件,并选取经过三模冗余措施的关键寄存器的输入-输出;将三模冗余情况分为有效和失效的情况进行考虑;对所有的经过三模冗余措施的寄存器进行输入-输出结构选择并重复步骤(1)~步骤(2),直至所有的寄存器三模冗余有效性的情况均得到验证;根据6种情况分别在门级仿真和时序仿真情况下进行三模冗余措施的有效性验证。其优点是,可以选定关键寄存器进行验证,最终测试结果可判断预测且可观测;既可以模拟实际情况,又可以模拟多种环境条件下的所有情况,可以准确验证三模冗余措施的有效性;验证时间短,操作简单。
  • 冗余化装置-201180068562.4
  • 佐佐木贤一 - 三菱电机株式会社
  • 2011-12-07 - 2013-11-13 - G06F11/18
  • 运算部(12)计算出针对输入数据的运算值。比较部(14)将运算部(12)的运算值与包含在输入输出组中的其它节点的运算值进行比较。输出部(15)在基于比较部(14)进行比较的结果,某个运算值一致的情况下,将运算值作为自节点的输出数据进行输出。在与其它节点的哪个运算值都不一致的情况下,转送部(13)在输入输出组中附加自节点的运算值而转送给其它节点。
  • 一种冗余电子系统通道诊断方法及装置-201310155674.4
  • 周有铮;刘康宁;温宜明;王玉辉 - 杭州和利时自动化有限公司
  • 2013-04-26 - 2013-08-14 - G06F11/18
  • 本发明公开了一种冗余电子系统通道诊断方法及装置,方法应用于包括至少两个通道的冗余电子系统中,通道包括中央处理器和与中央处理器对应的被诊断电路,建立一个通道循环链表,其中,通道循环链表包括至少两个通道,诊断信号和测试信号由本通道内的中央处理器发起,而接收诊断信号和测试信号的分别是下一个通道的中央处理器和被诊断电路,并且被诊断电路会依据测试信号生成响应信号,发送给下一通道的中央处理器,当响应信号符合预设条件,则生成下一个通道的被诊断电路有效的判断结果,这样就不会出现诊断信号、测试信号的发起和判断响应信号均由本通道内的中央处理器来完成,增加了诊断措施的独立性,并且相应的提高了诊断措施的覆盖率。
  • 计算机系统、数据处理方法、以及数据处理程序-201180050994.2
  • 高田有时 - 株式会社日立制作所
  • 2011-03-23 - 2013-06-26 - G06F11/18
  • 实现在多个计算机中同步地执行多个任务的计算机系统。主导计算机和跟随计算机分别执行同一任务,主导计算机根据由第1任务请求的第1访问请求来生成第1输出数据,并向跟随计算机询问第1执行结果是否正确,当从预定数量的上述跟随计算机得到了正确的意思的答复时,判断为第1输出数据正确,跟随计算机根据由与第1任务进行同样处理的第2任务请求的第2访问请求来生成第2输出数据,跟随计算机接受来自主导计算机的询问,判定第1执行结果和第2输出数据是否是同样的结果,判定结果是肯定时,向上述主导计算机发送第1输出数据是正确的意思的答复。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top