[发明专利]一种基于新型CHSI接口优化的FPGA数据处理方法及系统有效

专利信息
申请号: 201711423556.1 申请日: 2017-12-25
公开(公告)号: CN108121678B 公开(公告)日: 2019-11-12
发明(设计)人: 李建秋;王世民;彭杰文;李涵文 申请(专利权)人: 四川九洲空管科技有限责任公司
主分类号: G06F13/38 分类号: G06F13/38;G06F13/40;G06F13/28
代理公司: 成都九鼎天元知识产权代理有限公司 51214 代理人: 钱成岑
地址: 621000 四川*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于西方体制敌我识别数字信号处理领域,涉及一种基于新型CHSI接口优化的FPGA数据处理方法及系统,旨在用以改善现有技术中存在的误码率高,数据传输可靠性和实时处理效率低等问题。本发明主要包括:首先根据CHSI接口输出和输入时序处理的特点,设计高精度差分本振时钟源;然后由现场可编程逻辑阵列FPGA内部时钟锁相环产生CHSI接口输出和输入时序处理的基本时钟;最后根据给出的CHSI接口传输电路及时序处理的优化方法,并结合时序特征、数据帧结构和状态转换控制,分别对CHSI接口输出和输入时序的数据进行处理。
搜索关键词: 接口输出 输入时序 数据处理 现场可编程逻辑阵列FPGA 优化 数据传输可靠性 数字信号处理 数据帧结构 本振时钟 敌我识别 基本时钟 接口传输 内部时钟 时序特征 实时处理 效率低等 状态转换 锁相环 误码率 电路
【主权项】:
1.一种基于新型CHSI接口优化的FPGA数据处理方法,其特征在于包括:步骤1:根据CHSI输出和输入时序处理的特点,设计高精度差分本振时钟源,并输送至现场可编程逻辑阵列FPGA的全局时钟单元;步骤2:根据输送至现场可编程逻辑阵列FPGA全局时钟单元的差分本振时钟源信号,调用FPGA内部时钟锁相环模块对差分本振时钟源进行倍频、整形处理,产生CHSI输出时序的主处理时钟和CHSI输入时序的主处理时钟;步骤3:用产生的CHSI输出时序的主处理时钟,作为优化CHSI输出时序处理的内部基准时钟,输送至CHSI输出时序处理单元;步骤4:用CHSI输出时序处理的主处理时钟,按照外部发送数据请求和数据输入,根据CHSI输出时序特征和数据帧结构,结合状态转换控制,分别生成发送的TTL时钟信号和TTL数据信号,并输送至TTL/差分转换电路;步骤5:经TTL/差分转换电路和阻抗匹配电路处理,将发送的TTL时钟信号和TTL数据信号转变为发送的差分时钟信号和差分数据信号;步骤6:发送CHSI的差分时钟信号和差分数据信号;步骤7:用步骤2产生的CHSI输入时序的主处理时钟,作为优化CHSI输入时序处理的内部基准时钟,输送至CHSI输入时序处理单元;步骤8:经差分/TTL转换电路和阻抗匹配电路处理,将外部以CHSI输入时序为特征并以差分信号接收的时钟信号和数据信号转换为接收的TTL时钟信号和TTL数据信号进行输送;步骤9:用CHSI输入时序处理的主处理时钟,根据CHSI输入时序特征和数据帧结构,结合状态转换控制,对接收的TTL时钟信号和TTL数据信号进行判断和采样处理;步骤10:发送CHSI输入的采样数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川九洲空管科技有限责任公司,未经四川九洲空管科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711423556.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top