[发明专利]用于功率管理的系统和方法在审

专利信息
申请号: 201910285193.2 申请日: 2019-04-10
公开(公告)号: CN110362187A 公开(公告)日: 2019-10-22
发明(设计)人: 马蒂厄·卢瓦特;莱昂内尔·尤雷;戈捷·里韦雷特;亚历山大·查维埃 申请(专利权)人: 道芬设计公司
主分类号: G06F1/3237 分类号: G06F1/3237
代理公司: 北京品源专利代理有限公司 11332 代理人: 王小衡;胡彬
地址: 法国*** 国省代码: 法国;FR
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种计算系统,其包括:岛(102),其包括能够以多种操作模式之一操作的一组电路,该岛耦合到岛控制电路(122);以及时钟发生电路(902),其向岛控制电路(122)提供另一时钟信号以控制岛的模式的改变,时钟发生电路(902)被配置成为另一时钟信号选择多个时钟频率之一。该选择是基于要应用的操作模式的改变。
搜索关键词: 时钟发生电路 操作模式 控制电路 功率管理 计算系统 时钟频率 信号选择 耦合到 电路 配置 应用
【主权项】:
1.一种计算系统,其包括:岛(102),其包括能够以多种操作模式中的一种操作模式进行操作的一组电路,其中,在第一操作模式中,所述岛的电路适于接收第一电压和/或第一频率的第一时钟信号,并且在第二操作模式中,所述岛的电路适于接收不同于所述第一电压的第二电压和/或不同于所述第一频率的第二频率的第二时钟信号,所述岛被耦合到岛控制电路(122);和时钟生成电路(902),其将另一时钟信号(PCLK)提供给所述岛控制电路(122)以控制所述岛的模式的改变,所述时钟生成电路(902)被配置成为所述另一时钟信号(PCLK)选择多个时钟频率中的一个时钟频率,所述选择是基于要应用的操作模式的改变的。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于道芬设计公司,未经道芬设计公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910285193.2/,转载请声明来源钻瓜专利网。

同类专利
  • 低功耗电路及其控制方法-201611076785.6
  • 刘浩;张浩亮;温浪明;陈恒 - 珠海格力电器股份有限公司
  • 2016-11-28 - 2019-08-16 - G06F1/3237
  • 本发明公开了一种低功耗电路及其控制方法。其中,该低功耗电路包括:第一寄存器,第一寄存器的输入端输入低功耗模式信号,用于当低功耗模式信号为高电平信号时,第一寄存器的反向输出端输出低电平信号;时钟门控器,时钟门控器的控制端与第一寄存器的反向输出端连接,时钟门控器的输入端输入时钟信号,时钟门控器的输出端分别与负载和第一寄存器的时钟控制端连接,用于输出低电平信号至负载,以使负载处于静止状态。本发明解决了现有技术中便携式系统中芯片内部的动态功耗大的技术问题。
  • 一种芯片多源时钟树的主干网络-201711462464.4
  • 何奎 - 炬芯(珠海)科技有限公司
  • 2017-12-28 - 2019-07-05 - G06F1/3237
  • 本发明涉及集成电路技术领域,特别涉及一种芯片多源时钟树的主干网络。根据本发明实施例提供的一种芯片多源时钟树的主干网络,位于时钟线区域的主干网络中的时钟主干线为H型分布的时钟主干线,由于H型主干线网络所具有的电容远小于网格状主干线网络的电容,在使用中H型时钟主干线的功耗较小,若在多源时钟树结构中采用上述主干网络能够降低时钟功耗,能够降低芯片整体功耗。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top