[发明专利]一种基于比较器的低功耗LDO电路在审
申请号: | 202110320682.4 | 申请日: | 2021-03-25 |
公开(公告)号: | CN112947662A | 公开(公告)日: | 2021-06-11 |
发明(设计)人: | 吴晓勇;戴锐;崔松叶 | 申请(专利权)人: | 深圳前海维晟智能技术有限公司 |
主分类号: | G05F1/56 | 分类号: | G05F1/56 |
代理公司: | 深圳市兰锋盛世知识产权代理有限公司 44504 | 代理人: | 罗炳锋 |
地址: | 518000 广东省深圳市前海深港合作区前*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 比较 功耗 ldo 电路 | ||
1.一种基于比较器的低功耗LDO电路,配置有一个用于LDO输入输出的NMOS管,NMOS管的漏极接一个输入电源电压VDD,NMOS管的源极作为LDO输出电压VLDO,其特征在于:
配置有栅极电容CG,NMOS管的栅极通过栅极电容CG接地;
配置有一个电荷泵,电荷泵的输出电压作为LDO输入电压连接至NMOS管的栅极;
配置有一个分压电路,分压电路将LDO输出电压VLDO分压输出为分压电压VFB;
还配置有至少一个低功耗比较器单元,以一个基准电压及分压电压VFB作为低功耗比较器单元的输入;
通过低功耗比较器单元比较分压电压VFB和基准电压的高低,产生一个控制信号,以控制信号来控制一个电荷泵电路的工作状态。
2.如权利要求书1所述的一种基于比较器的低功耗LDO电路,其特征在于,低功耗比较器单元包含第一低功耗比较器、第二低功耗比较器、迟滞锁存器,基准电压包含电压较高的第一电压基准VREFH、电压较低的第二电压基准VREFL;其中第一低功耗比较器的正端连接第一电压基准VREFH,第二低功耗比较器的正端连接第二电压基准VREFL,第一低功耗比较器和第二低功耗比较器的负端均连接分压电压VFB;第一低功耗比较器输出和第二低功耗比较器的输出分别送入迟滞锁存器的第一输入端和第二输入端,迟滞锁存器产生一个输出信号作为低功耗比较器单元的输出;迟滞锁存器的输出、输入关系为:在第一输入端为高电平时输出为高电平,在第二输入端为低电平时,输出为低电平,在第一输入端为低电平第二输入端为高电平时,输出和前一个状态的电平相同。
3.如权利要求书2所述的一种基于比较器的低功耗LDO电路,其特征在于,第一电压基准VREFH、第二电压基准VREFL是从一系列基准电压中通过选择电路选择产生的。
4.如权利要求书1所述的一种基于比较器的低功耗LDO电路,其特征在于,基准电压包含电压较高的第一电压基准VREFH、电压较低的第二电压基准VREFL,低功耗比较器单元采用低功耗比较器;第一电压基准VREFH、第二电压基准VREFL通过一个二选一多路开关连接至低功耗比较器的输入正端,分压电压VFB连接至低功耗比较器的输入负端,低功耗比较器输出或反相输出至二选一多路开关的选择端。
5.如权利要求书4所述的一种基于比较器的低功耗LDO电路,其特征在于,第一电压基准VREFH、第二电压基准VREFL是从一系列基准电压中通过选择电路选择产生的。
6.如权利要求书1所述的一种基于比较器的低功耗LDO电路,其特征在于,低功耗比较器单元为一个迟滞比较器,迟滞比较器的正负输入端分别连接基准电压和分压电压VFB,迟滞比较器的输出端作为低功耗比较器单元的输出;此基准电压、分压电路的分压比例、比较器迟滞范围均可调。
7.如权利要求书1所述的一种基于比较器的低功耗LDO电路,其特征在于,电荷泵电路是一个二倍压电荷泵或一个三倍压电荷泵或者多级电荷泵或是一个其它任何类型电荷泵,完成将一个或多个输入电压抬升或倍增然后输出的功能。
8.如权利要求书1所述的一种基于比较器的低功耗LDO电路,其特征在于,分压电路由电阻或MOS管或开关电容串联构成。
9.如权利要求书1所述的一种基于比较器的低功耗LDO电路,其特征在于,NMOS管同时做为另一较大功耗LDO的输入输出管;在且仅在大功耗LDO工作期间,通过关闭时钟信号或设置关闭电源信号使比较器单元、电荷泵停止工作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳前海维晟智能技术有限公司,未经深圳前海维晟智能技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110320682.4/1.html,转载请声明来源钻瓜专利网。