[发明专利]迭代解码器中的停止准则无效

专利信息
申请号: 200580050012.4 申请日: 2005-06-27
公开(公告)号: CN101194428A 公开(公告)日: 2008-06-04
发明(设计)人: 高文;乔舒亚·劳伦斯·科斯洛夫 申请(专利权)人: 汤姆森许可贸易公司
主分类号: H03M13/29 分类号: H03M13/29
代理公司: 中科专利商标代理有限责任公司 代理人: 戎志敏
地址: 法国布洛涅*** 国省代码: 法国;FR
权利要求书: 查看更多 说明书: 查看更多
摘要: 提供了一种用于减小迭代解码器中的功耗的方法、装置以及计算机程序产品,例如针对低密度奇偶校验(LDPC)码或turbo码。该装置包括存储设备和迭代终止设备。该存储设备用于针对最大迭代次数前的迭代解码器的每次迭代存储当前迭代的解码后的码字。该迭代终止设备是用于:将当前迭代的解码后的码字与先前存储的先前迭代的解码后的码字进行比较,在当前迭代的解码后的码字与先前存储的先前迭代的解码后的码字相匹配时递增置信值,以及在置信值超过预定阈值时终止迭代解码器的进一步迭代。
搜索关键词: 解码器 中的 停止 准则
【主权项】:
1.一种用于减小迭代解码器中的功耗的装置,包括:存储设备,针对最大迭代次数前的迭代解码器的每次迭代,存储当前迭代的解码后的码字;以及迭代终止设备,将当前迭代的解码后的码字与先前存储的先前迭代的解码后的码字进行比较,在当前迭代的解码后的码字与先前存储的先前迭代的解码后的码字相匹配时递增置信值,以及在置信值超过预定阈值时终止迭代解码器的进一步迭代。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于汤姆森许可贸易公司,未经汤姆森许可贸易公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200580050012.4/,转载请声明来源钻瓜专利网。

同类专利
  • 一种Turbo码交织器的产生方法-201810865724.0
  • 张旭明 - 钜泉光电科技(上海)股份有限公司
  • 2018-08-01 - 2023-10-27 - H03M13/29
  • 本发明提供了一种Turbo码交织器的产生方法,包括输入N和M,以及设定L,并满足L=NM,设置Dmin和Smin,随机生成S(x),S(x)满足D大于或等于Dmin的约束,当S大于或等于Smin时,计算距离谱;当S小于Smin时,继续执行上述步骤,直到计算出距离谱,根据距离谱判断交织器的性能是否符合规定标准,当交织器的性能符合规定标准时,执行PER模拟,当交织器的性能不符合规定标准时,重新设置新的Dmin和Smin继续执行上述步骤,判断PER模拟的结果是否符合规定要求,当PER模拟的结果符合规定要求时,生成S(x),当PER模拟的结果不符合规定要求时,重新设置新的Dmin和Smin继续执行上诉步骤。其技术方案的有益效果在于,能够有效降低最终纠错后的误码率,提升误码性能。
  • 译码方法及装置、设备、存储介质-202010519599.5
  • 刘君 - OPPO广东移动通信有限公司
  • 2020-06-09 - 2023-09-22 - H03M13/29
  • 本申请实施例公开了译码方法及装置、设备、存储介质,其中,所述方法包括:响应于执行第i次迭代译码,确定变量节点的状态信息;其中,i为大于0的整数;对每一所述变量节点的状态信息进行判决译码,得到第一译码结果;在所述第一译码结果校验通过的情况下,更新每一所述变量节点的状态信息,从而再次进行判决译码,得到第二译码结果;比较所述第一译码结果与所述第二译码结果,以确定译码是否成功。
  • 删余Turbo码交织映射关系的确定方法及装置-202310843344.8
  • 杨刚 - 北京谷数科技股份有限公司
  • 2023-07-11 - 2023-09-19 - H03M13/29
  • 本发明提供一种删余Turbo码交织映射关系的确定方法及装置,涉及通信编码技术领域,先基于删余Turbo码的编码数据,确定其对应的多项式矩阵、删余模式和分路数据,进而构建删余Turbo码的第一多项式约束关系,并获取满足第一多项式约束关系的各第一目标多项式,按幂级数形式展开得到各第二目标多项式,进而结合第一多项式约束关系,确定与删余Turbo码的交织映射关系相关的第二多项式约束关系,再将各候选交织映射关系代入第二多项式约束关系中进行验证,确定候选交织映射关系满足第二多项式约束关系的次数大于第一阈值的目标交织映射关系,作为删余Turbo码的交织映射关系,通过正面求取交织映射关系,扩大了适用范围。
  • 量子纠错-202180077316.9
  • M·J·布雷姆内;S·德维特;A·肖 - 悉尼科技大学
  • 2021-09-30 - 2023-09-08 - H03M13/29
  • 本公开涉及一种量子处理器,该量子处理器包括数字量子比特的多个补丁和数字量子比特的量子总线。该量子总线被配置成连接数字量子比特的多个补丁并且传输构成数字量子比特的补丁之间的长程相互作用的量子信息。该量子处理器通过对由总线连接的补丁中的每一个进行的第一纠错方法控制,以将数字量子比特中的相对高的误差率降低到每个补丁的相对低的误差率,并且通过对多个补丁进行的第二纠错方法控制以纠正相对低的误差率。可以增加补丁的数量以增加第二方法的距离,并且因此降低最终误差率。由于量子总线,这些补丁可以布置成使得在它们之间存在用于控制电路系统的足够空间。
  • 基于概率计算的TPC迭代译码方法及译码器-202210086064.2
  • 韩凯宁;张颖;谭鸿浩;沈国栋;胡剑浩 - 电子科技大学
  • 2022-01-25 - 2023-09-08 - H03M13/29
  • 本发明公开了基于概率计算的TPC迭代译码方法及译码器,涉及无线通信领域,其技术方案要点是:将对数似然比矩阵与外信息融合,将随机比特流和随机生成的随机数进行比较判断;对初步硬判决行译码结果、初步硬判决列译码结果分别进行BCH码字自校验、扩展位奇偶校验以及欧氏距离校验后得到初步行校验信息、初步列校验信息;依据标志位分布情况对初步行校验信息、初步列校验信息融合检验更新后得到行融合校验信息和列融合校验信息;迭代处理。本发明利用概率计算和外信息更新策略,能够将复杂的测试图样生成用简单的随机计算方法实现,实现了完整的TPC迭代译码,结构简单,易于实现,极大的降低了硬件实现复杂度,提高了硬件效率。
  • 一种北斗三号通信基带可变信息率的turbo译码方法-202310835298.7
  • 林仁杰;张勇鹏;余之喜 - 福建福大北斗通信科技有限公司
  • 2023-07-10 - 2023-09-08 - H03M13/29
  • 本发明属于通信基带技术领域,特别涉及一种北斗三号通信基带可变信息率的turbo译码方法,所述turbo译码方法具体步骤如下;首先,读计数置初始值cnt=0,从cnt=0的地址中读出max_read和max_go的参数;读RAM地址初始值置为addr_rd_ram=0,码片信息X、A、B都置为0等;本发明译码方法主要由输入原始数据RAM缓存、信息位X获取器、校验位A获取器、校验位B获取器、读取跳转表ROM、加法器、Delta度量结果、RAM缓存共同协作从而实现turbo译码方法,即建立读取跳转表,再通过读取跳转表对输入原始数据RAM缓存的读地址进行读取和跳转,则可以实现不同信息速率下的Delta度量方法共用一套译码器资源的优点,大大降低了北斗三号通信基带的资源利用率、芯片面积以及功耗。
  • 一种基于双滑窗策略的Braided自正交码译码方法-202310519820.0
  • 朱敏;李梦娇;白宝明 - 西安电子科技大学
  • 2023-05-09 - 2023-09-05 - H03M13/29
  • 本发明公开了一种基于双滑窗策略的Braided自正交码译码方法,包括:当接收到w个连续时刻对应的w个码字块时,将w个码字块放入当前译码窗口,将w个码字块中的第1个码字块作为当前目标码字块,对w个码字块的信息初始化;w个连续时刻为t时刻至t+w‑1时刻;w个码字块为码字块t至码字块t+w‑1;根据w个码字块的初始化的信息和当前译码窗口,对当前目标码字块译码,并在译码结束后接收t+w时刻对应的码字块t+w,并确定出下一个译码窗口和下一个目标码字块,对码字块t+w的信息进行初始化;根据码字块t+w的初始化的信息和下一个译码窗口,对下一个目标码字块译码,如此滑窗译码,直至对接收的最后一个码字块译码结束。
  • 基于连续帧的3/4码率的编、译码方法、装置及系统-202010500787.3
  • 杨郭龙 - 北京润科通用技术有限公司
  • 2020-06-04 - 2023-09-05 - H03M13/29
  • 本发明提供了一种基于连续帧的3/4码率的编、译码方法、装置及系统,在编码端,将1/2码率的卷积编码后得到的第一编码数据缓存到第一队列中,通过控制第一队列的读写速率,使对第一队列中的第一编码数据进行并串转换时读写同步,并将并串转换后得到的第二编码数据缓存到第二队列中,通过控制第二队列的读写速率,使对第二队列中的第二编码数据进行打孔删除和串并转换时读写同步,完成3/4码率的卷积编码,保证在编码端可以对连续不断的数据进行3/4码率的卷积编译时,避免由于写速率过快导致数据编码中断,并避免由于读速率过快导致数据错位或溢出的问题,提高编码效率。
  • 发送设备和接收设备-202011130746.6
  • 金庆中;明世澔;郑鸿实 - 三星电子株式会社
  • 2016-03-02 - 2023-09-01 - H03M13/29
  • 提供了一种发送设备和接收设备。所述发送设备包括:外部编码器,被配置为对输入比特进行编码以产生经过外部编码的比特,其中,经过外部编码的比特包括输入比特和奇偶校验比特;零填充器,被配置为构建包括经过外部编码的比特和零比特的低密度奇偶校验(LDPC)信息比特;LDPC编码器,被配置为对LDPC信息比特进行编码,其中,LDPC信息比特被划分为多个比特组,其中,零填充器基于预定缩减模式将零比特填充到所述多个比特组中的至少一些比特组以构建LDPC信息比特,其中,所述多个比特组中的每一个比特组由相同数量的比特形成,其中,所述预定缩减模式规定所述多个比特组中的所述一些比特组未被顺序地布置在LDPC信息比特中。
  • 发送方法和接收方法-202011130638.9
  • 金庆中;明世澔;郑鸿实 - 三星电子株式会社
  • 2016-03-02 - 2023-08-29 - H03M13/29
  • 提供了一种发送方法和接收方法。一种发送器包括:外部编码器,被配置为对输入比特进行编码以产生经过外部编码的比特,其中,经过外部编码的比特包括输入比特和奇偶校验比特;零填充器,被配置为构建包括经过外部编码的比特和零比特的低密度奇偶校验(LDPC)信息比特;LDPC编码器,被配置为对LDPC信息比特进行编码,其中,LDPC信息比特被划分为多个比特组,其中,零填充器基于预定缩减模式将零比特填充到所述多个比特组中的至少一些比特组以构建LDPC信息比特,其中,所述多个比特组中的每一个比特组由相同数量的比特形成,其中,所述预定缩减模式规定所述多个比特组中的所述一些比特组未被顺序地布置在LDPC信息比特中。
  • 电子设备、芯片、系统总线、译码模块、译码器及方法-202010244657.8
  • 马健 - OPPO广东移动通信有限公司
  • 2020-03-31 - 2023-08-11 - H03M13/29
  • 本申请实施例提供一种电子设备、芯片、系统总线、译码模块、译码器及译码方法,译码器可获取预设指令,预设指令的地址段具有起始地址和结束地址,起始地址和所述结束地址具有相同的地址宽度;译码器被配置的比较算法用于从起始地址的低位和结束地址的低位开始,比较起始地址的比特位和结束地址的比特位,直到起始地址的第一预设比特位和结束地址的第二预设比特位同或为真;译码器的多个比较器用于从起始地址的第一预设比特位和结束地址的第二预设比特位开始,逐个比较起始地址的比特位和结束地址的比特位,直到起始地址的高位和结束地址的高位比较完成。本申请实施例节省译码器在译码过程中通过电路比较地址的资源。
  • 一种基于汉明码并行TPC编码方法-202010084985.6
  • 周敬权;范道松;郝筱鲲 - 成都烨软科技有限公司
  • 2020-02-10 - 2023-08-04 - H03M13/29
  • 本发明公开了一种应用于通信领域信道编码中TPC编码的一种设计方法,信道编码在数据传输中可以检测错误和纠正错误,通过并行TPC编码将编码时间大大缩短,提升编码处理速度。根据不同的数据量选择不同编码器的生成矩阵,主要是编码的生成矩阵会有差异以及输出输出数据时钟不同。利用串并转换思想将二维TPC的串行编码转换到并行编码,提高数据处理时间,优点在于任意一种数据流输入,其编码次数只有两次,对于不同数据流都会消耗相同的时间;并且相比于传统串行TPC编码来说,时间上的消耗也降低了很多,利用FPGA内部资源来提高TPC编码处理速度,可将不同宽度的TPC编码将其变换为并行编码,极大的在系统时钟不变下通过并行编码完成。
  • 用于乘积极化码编码和解码的设备-202080107060.7
  • 卡洛·康多;英格玛·兰德;瓦莱里奥·比奥里奥;查尔斯·皮莱特 - 华为技术有限公司
  • 2020-12-03 - 2023-08-01 - H03M13/29
  • 本公开涉及使用极化码的信道编码领域,具体涉及乘积极化码编码和解码。因此,本公开提出了一种用于乘积极化码解码的设备、一种用于乘积极化码编码的设备和对应方法。所述极化码解码包括通过使用加扰器对接收到的码字矩阵进行加扰来确定第一矩阵,以及使用列解码器对所述第一矩阵的一列或多列进行极化解码。所述极化码编码包括:获得指示在所述极化码解码时可用的一个或多个加扰指令的加扰信息;确定包括冻结比特集的输入矩阵,其中,基于所述加扰信息确定所述冻结比特集在所述输入矩阵中的布置;基于乘积极化码对所述输入矩阵进行极化编码,以获得所述码字矩阵。
  • 具有外部块码和内部极化调整卷积码的串行级联码-202180080468.4
  • 埃达尔·阿瑞肯 - 波拉兰哈伯雷斯姆技术公司
  • 2021-09-28 - 2023-08-01 - H03M13/29
  • 编码器102接收级联编码器输入块d,将d分割为外码输入阵列a,并使用外码编码a以生成外码输出阵列b。编码器使用分层极化调整卷积(LPAC)码从b生成级联码输出阵列x。解码器106对层进行计数,并对分层极化调整卷积(LPAC)码执行内部解码操作,以从级联解码器输入阵列y和累积判决反馈(公式(IV))生成内部解码器判决:公式(I)。解码器执行外部解码操作以从公式(I)生成外部解码器判决并且执行重新编码操作以从生成判决反馈公式(II),其中层数是大于1的整数,并且从外部解码器判决生成级联解码器输出块公式(III)。
  • 迭代译码方法、装置、存储介质和电子设备-202310474422.1
  • 檀甲甲;倪海峰;丁克忠 - 南京创芯慧联技术有限公司
  • 2023-04-28 - 2023-08-01 - H03M13/29
  • 本发明提供了一种迭代译码方法、装置、存储介质和电子设备,涉及通信技术领域。该方法包括:若检测到译码失败的码块数量符合目标条件时,将本次迭代译码的迭代终止条件设置为第一条件,若检测到译码失败的码块数量不符合目标条件时,将本次迭代译码的迭代终止条件设置为第二条件,本次迭代译码在满足第一条件时终止迭代早于本次迭代译码在满足第二条件时终止迭代;基于迭代终止条件进行本次迭代译码。在本申请实施例中,迭代译码的迭代次数可以根据译码失败的码块数量动态调整,在保证译码性能的同时,也降低了译码系统宕机情况的出现。
  • PAC码的译码方法、装置、电子设备及存储介质-202310347398.5
  • 张川;季厚任;申怡飞;黄永明;尤肖虎 - 网络通信与安全紫金山实验室
  • 2023-04-03 - 2023-07-28 - H03M13/29
  • 本发明提供一种PAC码的译码方法、装置、电子设备及存储介质,所述方法包括:对译码二叉树中的目标节点进行极化码解映射,确定所述目标节点的第一软信息;所述译码二叉树是根据接收的目标PAC码确定的;基于所述目标节点的类型和所述第一软信息,确定所述目标节点的第一硬判决和第一置信度;在所述第一置信度大于或等于预设阈值的情况下,基于所述第一硬判决确定所述目标PAC码的译码结果。本发明提供的PAC码的译码方法,通过对译码二叉树中的目标节点进行极化码解映射得到第一软信息,以及根据目标节点的类型进行卷积码译码得到第一硬判决,并计算目标节点的第一置信度来确定PAC码的译码结果,减少了译码延时和复杂度。
  • 编码方法、译码方法、以及通信装置-202280007642.7
  • 格里岑弗拉基米尔•维塔利耶维奇;李云龙;弗拉迪斯拉夫·奥博连采夫 - 华为技术有限公司
  • 2022-01-28 - 2023-07-25 - H03M13/29
  • 本申请提供了一种编码方法、译码方法、以及通信装置。该编码方法可以包括:获取待编码的比特序列;对待编码的比特序列进行空间耦合编码,得到编码后的码字;其中,编码后的码字包括当前码块比特和历史码块比特,当前码块比特和历史码块比特之间的耦合关系为非平衡耦合的关系。通过该方法,当前码块比特和历史码块比特之间的耦合关系为非平衡耦合,即当前码块与历史码块可以存在2个或2个以上的交点,从而非平衡空间耦合码收齐码字所有比特需要的时间要比平衡耦合码短。因此,发送相同数量的实码字,非平衡耦合具有更短的时延。
  • 一种应用于红外焦平面读出电路的时序控制电路-202011240326.3
  • 赵毅强;王秋纬;李尧;郑肖肖 - 天津大学合肥创新发展研究院
  • 2020-11-09 - 2023-07-25 - H03M13/29
  • 本发明公开了一种应用于红外焦平面读出电路的时序控制电路,应用于A×B的红外焦平面阵列,包括列选通时序控制电路、行选通时序控制电路和选通开关,列选通时序控制电路与行选通时序控制电路连接,列选通时序控制电路的复位端接复位信号且其时钟端接时钟信号,行选通时序控制电路的复位端接复位信号,列选通时序控制电路的列选通信号作为选通开关的输入信号,行选通时序控制电路的输出信号作为选通开关的控制信号;本发明的优点在于:电路规模小,功耗低,大大减少工作量和复杂度。
  • PAC码或极化码的列表搜索构造方法-202310387053.2
  • 王家豪;蒋世荣;夏春芳;李红慧;闫源滨;林雨润;刘澳 - 中国地质大学(武汉)
  • 2023-04-07 - 2023-07-21 - H03M13/29
  • 本发明公开了PAC码或极化码的列表搜索构造方法,包括:根据RM分数确定初始信息集、备选信息集和广义信息集;通过列表(或SCL)译码算法获取广义信息集的部分重量谱,并保存源字序列、码字序列以及码字序列的码重;确定列表搜索度量,初始化列表搜索的列表;各列表根据当前列表的初始信息集和备选信息集进行路径分裂和路径剪枝,若各列表中初始信息集等于信息位长度时,返回列表搜索度量最小的列表中的初始信息集作为PAC码或极化码构造的信息集,否则继续路径分裂和路径剪枝。本发明公布的列表搜索构造方法构造的码相比于目前最先进的PAC码和极化码构造方法构造的码具有更优异的块误码率(BLER)性能,能解决编码构造方法偏离离散界的问题,且构造方法简单。
  • 信道编码方法及装置-202080105477.X
  • 颜矛;高宽栋 - 华为技术有限公司
  • 2020-11-05 - 2023-07-21 - H03M13/29
  • 本申请提供一种信道编码方法及装置,涉及通信技术领域,用于通信网络的传输性能。在该方法中,终端设备根据第一信道编码信息和第二信道编码信息,确定第一数据;其中,第一信道编码信息用于第一数据的第一次信道编码;第二信道编码信息用于第一数据的第二次信道编码;第一数据包括的比特数根据第一信道编码信息和第二信道编码信息确定;终端设备根据第一信道编码信息和第二信道编码信息对第一数据进行信道编码。这样,可以使得终端设备确定的第一数据的大小能够很好的匹配第一次信道编码和第二次信道编码。终端设备能够根据第一次信道编码和第二次信道编码对第一数据进行级联编码,提高数据传输的传输性能。
  • 基于极化码的TURBO乘积码-201880046860.5
  • 秋浓俊昭 - 三菱电机株式会社
  • 2018-07-26 - 2023-07-21 - H03M13/29
  • 一种用于将源信息编码为在通信信道中使用的已编码码字的编码器包括接收源数据的数据输入、处理器以及存储编码器程序的存储器。编码器程序使处理器将源数据编码为Turbo乘积码(TPC)结构,并且TPC结构包括:数据块(90),其与源数据对应;第一奇偶校验块(190),其包括第一列部分(191)、第一角部分(192)和第一底部分(193),第一奇偶校验块被布置为由第一列部分、第一角部分和第一底部分覆盖数据块的右端列、数据块的右下角和数据块的底行;以及第二奇偶校验块(195),其具有行奇偶校验块(196)、联合奇偶校验块(197)和列奇偶校验块(198)。第一奇偶校验块可通过数据块的BCH编码(外部编码)来获得。这之后是生成第二奇偶校验块的(内部)turbo极化码。
  • 一种基站、用户设备中的用于信道编码的方法和装置-201780069398.6
  • 张晓博 - 上海朗帛通信技术有限公司
  • 2017-02-12 - 2023-07-21 - H03M13/29
  • 本发明公开了一种基站、用户设备中的用于信道编码的的方法和装置。基站依次执行第一信道编码、发送第一无线信号。其中,第一比特块被用于所述第一信道编码的输入。所述第一信道编码基于极化码。所述信道编码的输出被用于生成所述第一无线信号。所述第一比特块中包括第一比特子块中的比特和第二比特子块中的比特。第一比特包中的比特被用于生成所述第一比特子块。所述第一比特包与所述第二比特子块中的比特的数量有关,或者所述第一比特包与所述第一比特块中的比特的数量有关。所述第一比特子块中的比特的数量大于所述第一比特包中的比特的数量。本发明能减轻用户设备盲检负担,或者支持更灵活的信息传输格式。
  • 一种基于广义集成交织码的多维耦合拉链码编码方法-202310060261.1
  • 赵山程;赵昕威 - 暨南大学
  • 2023-01-18 - 2023-07-18 - H03M13/29
  • 本发明公开了一种基于广义集成交织码的多维耦合拉链码编码方法,从维数为s的拉链码中选取d维拉链码用于广义集成交织编码,得到的第li维拉链码的码长为信息位长度为将剩余的(s‑d)维拉链码进行编码,对第l′i'维拉链码采用码长为信息位长度为的线性分组码作为基本码,序列c(t)初始化设置为全零序列;将信息序列
  • 解码电路-202010135552.9
  • 张钧;姜黎黎;沈天平;吴君磊;曾洁琼 - 华润微集成电路(无锡)有限公司
  • 2020-03-02 - 2023-07-18 - H03M13/29
  • 本发明涉及一种解码电路,其中,该电路包括总线解码模块,总线解码模块包括边沿检测子模块、边沿屏蔽子模块及脉宽检测子模块;边沿检测子模块根据数字电平信号生成起始沿触发信号和结束沿触发信号,边沿屏蔽子模块接受起始沿触发信号后触发脉宽检测子模块中的计数器开始清零计数,并在此后第一时间段内对边沿检测子模块发送的起始沿触发信号和结束沿触发信号进行屏蔽;边沿屏蔽子模块接受结束沿触发信号后触发脉宽检测子模块根据所述计数器的计数值对脉宽进行检测;通过对第一时间段内的信号进行屏蔽,实现抗干扰的效果。采用该种解码电路避免了干扰信号对解码准确性的影响,实现更精准地解码,具备稳定性好、成本低、适用广泛的特点。
  • 纠错电路、纠错方法和通信装置-202180071877.8
  • 远藤靖行;饭塚公昭 - NTT电子股份有限公司
  • 2021-10-01 - 2023-06-27 - H03M13/29
  • 根据本发明的纠错电路(20)包括:第一纠错处理电路(21),其被配置为对已经在行方向上经历了第一编码的阵列数据在行方向上执行纠错处理;检错处理电路(26),其被配置为对已经在列方向上经历了第二编码的阵列数据在列方向上执行检错处理;校正比特似然性计算电路(24),其被配置为计算每行的校正比特的似然性之和,每个校正比特是由第一纠错处理电路(21)校正的比特;高似然性行检测电路(25),其被配置为以从校正比特似然性计算电路(24)输出的各个行的校正比特的似然性之和的降序来检测阵列数据的行;以及第二纠错处理电路(27),其被配置为校正由检错处理电路(26)检测到错误的列和由高似然性行检测电路(25)检测到的行彼此交叉的比特。可以提供一种能够在抑制电路规模的同时改善传输特性的纠错电路。
  • 一种数据编码校验方法、系统、设备、介质及电路-202310126750.2
  • 李岩;邵海波;王江 - 苏州浪潮智能科技有限公司
  • 2023-02-16 - 2023-06-13 - H03M13/29
  • 本发明属于计算机领域,具体涉及一种数据编码校验方法、系统、设备、介质及电路,其中方法包括:确定待编码的原始数据的可变部分和固定部分以及与所述待编码的原始数据的具有相同固定部分的已编码的原始数据及其对应的校验码;将所述待编码的原始数据的可变部分与已编码的原始数据对应的可变部分和校验码按照第一预定方式进行计算得到待编码的原始数据所对应的校验码。通过本发明提出的一种数据编码校验方法,只需以已有的数据进行两次异或计算即可实现对待编码数据的校验,有效提升系统带宽和计算效率。
  • 一种正交时频扩展的咬尾Turbo编译码通信方法-202011149926.9
  • 杨欣;刘娜英;王伶;张兆林;谢坚;韩闯;段正祥;陶明亮;粟嘉;范一飞 - 西北工业大学
  • 2020-10-24 - 2023-06-09 - H03M13/29
  • 本发明提供了一种正交时频扩展的咬尾Turbo编译码通信方法,对目标用户所输入的符号信息进行咬尾Turbo编码,咬尾编码输出经串并转换,得到一个个数据块,经过离散ISFFT变换后,通过Heisenberg变换和Wigner变换,应用SFFT,经最大后验概率检测与M‑PSK解调得到码元符号,再进行咬尾译码操作,从而获得对发送端可靠的估计结果。本发明通过采用OTFS技术,实现时变,高移动,多径,高多普勒信道可靠通信,基于咬尾Turbo编译码技术,利用咬尾的性质,能够突破码长的限制完成数据信息的可靠传输。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top