[发明专利]总线仲裁方法无效

专利信息
申请号: 200610024794.0 申请日: 2006-03-17
公开(公告)号: CN101038573A 公开(公告)日: 2007-09-19
发明(设计)人: 张亚林;邓良策 申请(专利权)人: 上海奇码数字信息有限公司
主分类号: G06F13/364 分类号: G06F13/364
代理公司: 上海专利商标事务所有限公司 代理人: 张政权
地址: 201203上海市张*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种总线仲裁方法,适用于串突发数据传输,每个串突发由一个或一个以上突发组成,每个突发携带一个突发标志,包括两种突发标志,即第一突发标志与第二突发标志,还包括第三突发标志;当系统检测到携带第二突发标志的突发后还有其他串突发时,则将该第二突发标志转换为第三突发标志;当仲裁器检测到第三突发标志时进行预仲裁。
搜索关键词: 总线 仲裁 方法
【主权项】:
1.一种总线仲裁方法,适用于串突发数据传输,每个串突发由一个或一个以上突发组成,每个突发携带一个突发标志,包括两种突发标志,即第一突发标志与第二突发标志,其特征在于:还包括第三突发标志;当系统检测到携带第二突发标志的突发后还有其他串突发时,则将该第二突发标志转换为第三突发标志;当仲裁器检测到第三突发标志时进行预仲裁。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海奇码数字信息有限公司,未经上海奇码数字信息有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200610024794.0/,转载请声明来源钻瓜专利网。

同类专利
  • 用于锁定具有非透明桥接的PCIe网络的装置和方法-201980079575.8
  • 唐洪亮;万力;陈莉莉;汤志豪 - 华为技术有限公司
  • 2019-04-24 - 2023-03-31 - G06F13/364
  • 一种互连计算机系统,包括快捷外围部件互连标准(Peripheral Component Interconnect Express,PCIe)结构、以通信方式耦合到所述PCIe结构的第一计算机系统、以通信方式耦合到所述PCIe结构的第二计算机系统,以及耦合到所述PCIe结构的共享单访问硬件资源。所述第一计算机系统包括第一处理器和耦合到所述第一处理器的第一存储器,其中,所述第一存储器用于存储:第一标志(flag),用于指示希望所述第一计算机系统访问所述共享单访问硬件资源;和跳转(turn)变量,用于指示所述第一计算机系统和所述第二计算机系统中的哪个有权访问所述共享单访问硬件资源。所述第二计算机系统包括第二处理器和耦合到所述第二处理器的第二存储器,其中,所述第二存储器用于存储第二标志,所述第二标志指示希望所述第二计算机系统访问所述共享单访问硬件资源。
  • 多节点服务器数据的处理方法及装置-202211337907.8
  • 王朝 - 苏州浪潮智能科技有限公司
  • 2022-10-28 - 2023-01-03 - G06F13/364
  • 本申请实施例提供了一种多节点服务器数据的处理方法及装置,其中,该方法包括:当接收到多节点服务器中的服务器对共用设备进行数据读写的请求时,判断多节点服务器中是否存在具有公共管理单元的控制权的服务器;若多节点服务器中存在具有公共管理单元的控制权的服务器,确定当前与公共管理单元进行通信的第一服务器是否为具有控制权的服务器;若第一服务器为具有控制权的服务器,允许该服务器的基板管理控制器向多节点服务器的共用设备读写数据。通过本申请,解决了多个基板管理控制器可同时对共用资源的数据进行修改,导致写入数据混乱的问题,进而达到了提升多节点服务器中任意一个服务器对共用资源的数据处理效率的效果。
  • 用于在微控制器中提供有限利用运行时间应用控制的系统-202080037260.X
  • 维拉马尼坎达恩·拉朱;乔纳森·威廉·纳夫齐格 - 德州仪器公司
  • 2020-05-18 - 2021-12-24 - G06F13/364
  • 一种设备包括存储器装置(102)和与所述存储器装置(102)集成的微控制器装置(104)。所述微控制器装置(104)适于通信地耦合到处理器装置(106),并且被配置为管理所述处理器装置(106)对存储在所述存储器装置(102)上的数据的访问。管理所述处理器装置(106)对存储在所述存储器装置(102)上的所述数据的访问包括基于存储在所述存储器装置中的授权数据(110)来设置对所述存储器装置(102)存储的受控数据(114)的访问权限(112)。管理所述处理器装置(106)的访问进一步包括从所述处理器装置(106)接收访问所述受控数据(114)的请求。管理所述处理器装置(106)的访问进一步包括基于所述访问权限(112)确定是否发起所述处理器装置对所述受控数据(114)的访问。
  • 一种总线网络中优先级动态调整方法、装置和存储介质-202010271572.9
  • 陈哲;刘弋波;郭晨光;王宏斌 - 珠海全志科技股份有限公司
  • 2020-04-09 - 2021-10-19 - G06F13/364
  • 本发明提出了一种总线网络中优先级动态调整方法及装置,用以满足总线网络中命令优先级的实时调整,避免由于主设备无法及时获取带宽而导致主设备“饿死”的问题。总线网络中优先级动态调整方法,包括:针对总线网络连接的主设备,如果确定所述主设备满足优先级动态调整的触发条件,则设置紧急信号,所述紧急信号中携带有所述主设备的设备标识和优先级调整信息;向下游设备传递所述紧急信号,由所述下游设备根据所述设备标识和优先级调整信息调整所述主设备发送的命令的优先级。
  • 查询队列状态的方法与装置-201610231239.9
  • 伍德斌;汤峰 - 厦门旌存半导体技术有限公司
  • 2016-04-14 - 2021-06-29 - G06F13/364
  • 提供了查询队列状态的方法与装置。队列状态查询装置,包括CPU,以及可被所述CPU访问的指示寄存器与状态寄存器,其中,状态寄存器的每个比特用以指示多个队列之一的状态;指示寄存器的每个比特指示状态寄存器的预定范围是否存在被置位的比特;所述CPU通过执行区段加载指令将状态寄存器的指定范围的值加载到CPU的目标寄存器;其中区段加载指令包括区段字段,用以描述状态寄存器的指定范围。
  • 用于冗余过程控制器模块的主/从管理-201680018054.8
  • 杨志;吕杰;邹磊 - 霍尼韦尔国际公司
  • 2016-03-21 - 2021-05-11 - G06F13/364
  • 一种系统,包括:第一和第二冗余控制器模块(202a‑202b),每个控制器模块包括模式管理电路(400a‑400b),该模式管理电路被配置成识别对应的控制器模块是在主模式中操作还是在从模式中操作。每个控制器模块中模式管理电路被配置成耦合到另一个控制器模块中的模式管理电路。控制器模块中的模式管理电路被配置成共同地操作以便控制器模块中的一个被分配主模式而控制器模块中的另一个被分配从模式。控制器模块中的模式管理电路中的至少一个被配置成在对应控制器模块中的模式管理电路准备好以供使用时基于接管信号(510a)分配主模式给该对应的控制器模块。
  • 信息采集系统和电气设备-202020487864.1
  • 杨帆;贺小林;龙首江;黄银彬 - 珠海格力电器股份有限公司
  • 2020-04-07 - 2020-08-25 - G06F13/364
  • 本公开提供一种信息采集系统和电气设备。信息采集系统包括主控器、多个信息采集器、主线路和多个子线路,信息采集器和子线路设备一一对应,每个子线路的第一端与对应的信息采集器电连接,每个子线路的第二端和主线路的第一端电连接,主线路的第二端与主控器电连接,主控器被配置为通过主线路发送指定信息采集器的地址信息,每个信息采集器被配置为在通过对应的子线路接收到地址信息、且地址信息与自身地址相匹配的情况下,通过对应的子线路发送采集信息,以便主控器通过主线路接收采集信息。本公开能有效减少所需线缆的数量,从而能够提升产品的EMC抗干扰性能,大幅降低产品成本,有效提升产品的设计开发效率。
  • 改善服务器模块寻址的系统、方法及计算机可读存储装置-201710604488.2
  • 苏锦龙 - 广达电脑股份有限公司
  • 2017-07-24 - 2020-07-14 - G06F13/364
  • 改善服务器模块寻址的系统、方法及计算机可读存储装置。本公开涉及一种具有计算装置的系统以及在其中执行的方法,其中所述的计算装置包括对应于多个模块位置的多个序列传送引脚。计算装置是设置以执行以下步骤,包含:从多个模块位置选择一模块位置,以产生选择模块位置,并且重复以下操作:经由对应于选择模块位置的多个序列传送引脚中的其中一个传送选择模块位置的地址;以及更新选择模块位置以对应多个模块位置中的下一模块位置。
  • 信息采集系统和方法、电气设备-202010263146.0
  • 杨帆;贺小林;龙首江;黄银彬 - 珠海格力电器股份有限公司
  • 2020-04-07 - 2020-06-23 - G06F13/364
  • 本公开提供一种信息采集系统和方法、电气设备。信息采集系统包括主控器、多个信息采集器、主线路和多个子线路,信息采集器和子线路设备一一对应,每个子线路的第一端与对应的信息采集器电连接,每个子线路的第二端和主线路的第一端电连接,主线路的第二端与主控器电连接,主控器被配置为通过主线路发送指定信息采集器的地址信息,每个信息采集器被配置为在通过对应的子线路接收到地址信息、且地址信息与自身地址相匹配的情况下,通过对应的子线路发送采集信息,以便主控器通过主线路接收采集信息。本公开能有效减少所需线缆的数量,从而能够提升产品的EMC抗干扰性能,大幅降低产品成本,有效提升产品的设计开发效率。
  • 仲裁和多路复用电路系统-201510378313.5
  • 拉凯什·拉曼;安德鲁·戴维·图恩;耿光辉 - ARM有限公司;安谋科技(中国)有限公司
  • 2015-07-01 - 2020-03-06 - G06F13/364
  • 本申请提供了一种仲裁和多路复用电路系统(28),该仲裁和多路复用电路系统(28)包括具有X个仲裁层级的仲裁树电路系统和具有Y个多路复用层级的多路复用树电路系统。Y个多路复用层级包括第一组多路复用层级,该第一组多路复用层级与仲裁层级中的至少一些仲裁层级并行地操作。第二组多路复用层级与X个仲裁层级串行地操作,以使得第二组多路复用层级在由仲裁树电路系统完成仲裁后并且依据该仲裁完成所需的选择以提供最终输出。
  • 用于异步状态机的仲裁器-201510290809.7
  • T·巴希加鲁波;T·辛茨 - 英飞凌科技奥地利有限公司
  • 2015-05-29 - 2019-09-27 - G06F13/364
  • 一种仲裁器,其可以被用于处理多个异步数据信号。每个数据信号与请求信号和相应的确认信号相关联。仲裁器包括锁存器阵列,其具有耦合到接收数据信号和请求信号的输入,以及耦合为提供数据向量和有效性向量的输出。当锁存器阵列处于透明状态时,数据向量包括取决于数据信号的值,并且有效性向量包括取决于请求信号的值。逻辑电路被配置为在任何请求信号变为活动时触发锁存器阵列,以在锁存器已经被触发之后的延迟时间激活全局请求信号,并且选择性地针对活动请求信号已经被锁存的一个或多个信道激活确认信号。
  • 数据处理电路-201810293514.9
  • 安东尼乌斯·马蒂纳斯·杰可布斯·黛安娜;纪尧姆·勒迈特;威廉·G·莱耶纳尔;迈克尔·利维 - 恩智浦有限公司
  • 2018-04-03 - 2018-10-23 - G06F13/364
  • 一种数据处理电路,包括:时钟输入端,被配置成接收时钟信号;数据输出端,被配置成提供数据输出信号;可调驱动器缓冲器,被配置成:接收数据信号;并且对数据信号应用驱动器强度值以便提供数据输出信号,数据输出信号的电流电平基于驱动器强度值;以及驱动器控制模块,包括:时间对准模块,被配置成处理时钟信号和数据输出信号以便确定表示以下两项之间的时延的定时延迟信号:时钟信号的转变;以及数据输出信号的转变;基于定时延迟信号和目标延迟信号向可调驱动器缓冲器提供驱动器强度值,驱动器强度值用于减小以下两项之差:定时延迟信号以及目标延迟信号。
  • 一种数据访问方法及总线-201510707927.3
  • 刘振军;王永 - 深圳市中兴微电子技术有限公司
  • 2015-10-27 - 2017-05-03 - G06F13/364
  • 本发明实施例公开了一种数据访问方法,包括接收至少一个主机发送的访问请求,该访问请求中携带至少一个主机对应的访问地址;从至少一个主机中确定第一主机;根据第一主机的访问地址和预设的至少一个从机的地址范围,从至少一个从机中确定第一主机是否对应目标从机,该第一主机的访问地址在该目标从机的地址范围内;当确定第一主机对应目标从机时,判断第一主机对目标从机的访问请求是否合法,进而判断第一主机是否实现对目标从机的数据访问。本发明实施例还提供了一种总线。
  • 一种基于RS485分布式总线系统的控制方法-201510625106.5
  • 周海令 - 上海海视电子有限公司
  • 2015-09-28 - 2016-02-24 - G06F13/364
  • 本发明公开了一种基于RS485分布式总线系统的控制方法,RS485分布式总线中的各个节点,开始仅处于接收状态,监测RS485分布式总线状态;在本节点需要发送指令或数据时,会启动总线控制权竞争获得机制,密切探测RS485分布式总线状态,若总线状态在一定时间(总线竞争延时探测时间)内始终处于空闲状态,就认为RS485分布式总线处于空闲状态,即可置位本节点的RS485芯片的发送使能引脚“TE”,占用总线,并及时发送数据,直至本节点数据发送完毕,清除本节点的RS485芯片的发送使能引脚“TE”,释放RS485分布式总线资源。本发明的控制方法采用的是一种通过监测总线空闲状态,竞争获得总线控制权的技术方案。
  • 公平令牌仲裁系统和方法-200980161282.0
  • N·L·宾格特;R·S·施雷博 - 惠普开发有限公司
  • 2009-12-10 - 2012-05-30 - G06F13/364
  • 本发明的各种实施例涉及仲裁系统和方法。在一个实施例中,仲裁系统包括环形仲裁波导(602)、环形饥饿波导(603)以及环形广播波导(604)。将所述仲裁、饥饿以及广播波导光耦合至主节点以及多个请求节点。所述仲裁波导传输由所述主节点注入的令牌。由请求节点提取的令牌授予该节点在所述令牌的持续时间和长度内对于资源的访问。所述饥饿波导传输由所述主节点注入的光。在饥饿状态中的请求节点从所述饥饿波导提取所述光。所述广播波导传输由所述主节点注入的光,以使得所述光指示未处于饥饿状态的请求节点停止从所述仲裁波导提取令牌。
  • 仲裁电路及其控制方法-201110349024.4
  • 加藤木聪 - 索尼公司
  • 2011-11-08 - 2012-05-23 - G06F13/364
  • 一种仲裁电路包括:使用频率设置块,配置为对多个主机的每个设置用于限制多个主机的每个的总线使用频率的设置值;使用请求管理部分,配置为保持来自多个主机的每个的总线使用请求,并且从保持的使用请求中选择未授权的使用请求;使用频率限制块,配置为对多个主机的每个限制由使用请求管理部分选择的使用请求,使得多个主机的每个的总线使用频率将不超过对多个主机的每个设置的设置值;以及使用请求授权块,配置为从未由使用频率限制块限制的、从多个主机接收的使用请求中,授权多个主机的任一的使用请求。
  • 无等待动态优先级的PCI总线仲裁扩展器-200710074932.0
  • 张岳松 - 张岳松
  • 2007-06-12 - 2008-12-17 - G06F13/364
  • 本发明的无等待动态优先级的PCI总线仲裁扩展器,包括请求分配逻辑、请求输出逻辑、总线状态控制逻辑、动态优先级产生逻辑以及比较判别逻辑。次级PCI总线请求信号经请求分配逻辑和请求输出逻辑,产生主级PCI总线请求信号;动态优先级产生逻辑的输出和次级PCI总线请求信号经比较判别逻辑进行判别,产生次级PCI总线允许信号,并反馈到动态优先级产生逻辑;主级PCI接口控制信号和总线允许信号一同输入到总线状态控制逻辑,完成对其它逻辑模块的控制。本发明的作用在于,实现从主级PCI总线的m对仲裁信号到次级PCI总线的n对仲裁信号的扩展,不增加总线传输延迟和仲裁潜伏时间,实现公平的仲裁扩展,提高了次级PCI总线的性能;同时简化了系统结构、降低了成本。
  • 用于总线仲裁的方法和系统-200680033942.3
  • B·汤玛斯;M·M·库尔卡尼 - 皇家飞利浦电子股份有限公司
  • 2006-09-07 - 2008-09-10 - G06F13/364
  • 一种要在具有多个数据处理单元(110a,…,110d)和共享总线(140)的系统中使用的总线仲裁的方法和系统,该共享总线具有多个数据线。本发明提供了一种方法和执行该方法的系统,该方法具有以下步骤:接收来自数据处理单元的数据传递请求;选择一组数据传递请求,对该请求的准许会服务最多数量的数据处理单元和利用最多数量的数据线,以及;准许发出所述所选的组的数据传递请求的数据处理单元在单个总线周期中访问所述总线。
  • 总线仲裁方法-200610024794.0
  • 张亚林;邓良策 - 上海奇码数字信息有限公司
  • 2006-03-17 - 2007-09-19 - G06F13/364
  • 一种总线仲裁方法,适用于串突发数据传输,每个串突发由一个或一个以上突发组成,每个突发携带一个突发标志,包括两种突发标志,即第一突发标志与第二突发标志,还包括第三突发标志;当系统检测到携带第二突发标志的突发后还有其他串突发时,则将该第二突发标志转换为第三突发标志;当仲裁器检测到第三突发标志时进行预仲裁。
  • 总线仲裁装置-200610024795.5
  • 周振亚;张亚林;邓良策 - 上海奇码数字信息有限公司
  • 2006-03-17 - 2007-09-19 - G06F13/364
  • 提供了一种总线仲裁装置,包括顶层仲裁器,其特征在于,所述分级总线仲裁装置还包括:第一仲裁器,所述第一仲裁器用于对第一类请求进行仲裁,其中第一类请求与第一类主单元有关;第二仲裁器,所述第二仲裁器用于对第一类请求不同的第二类请求进行仲裁,其中,第二类请求和与第一类主单元不同的第二类主单元有关;其中,所述第一仲裁器和所述第二仲裁器分别自所述顶层仲裁器向下形成分级仲裁结构。利用这种总线仲裁装置,能够提升总线仲裁效率的总线仲裁架构。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top