[发明专利]存储控制器、存储控制方法及数据存取系统无效

专利信息
申请号: 201010121145.9 申请日: 2010-03-10
公开(公告)号: CN101847447A 公开(公告)日: 2010-09-29
发明(设计)人: 吴昭逸;林利莲;吴建中;游景皓 申请(专利权)人: 联发科技股份有限公司
主分类号: G11C29/40 分类号: G11C29/40
代理公司: 北京万慧达知识产权代理有限公司 11111 代理人: 葛强;张一军
地址: 中国台湾新竹科*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种存储控制器、存储控制方法及数据存取系统。其中,存储控制器控制存储装置的数据存取,包含:控制电路,配置为从存储装置中读取数据,来获得读出数据;以及软解码器,耦接于控制电路,用于对读出数据执行软解码操作,来产生第一已解码数据。本发明提供的存储控制器、存储控制方法及数据存取系统,通过使用软解码器,来对数据执行软解码操作,能够有效的改进存储装置的误差校正能力。
搜索关键词: 存储 控制器 控制 方法 数据 存取 系统
【主权项】:
一种存储控制器,控制存储装置的数据存取,该存储控制器包含:控制电路,配置为从该存储装置中读取数据,来获得读出数据;以及软解码器,耦接于该控制电路,用于对该读出数据执行软解码操作,来产生第一已解码数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010121145.9/,转载请声明来源钻瓜专利网。

同类专利
  • 非易失性存储器中的位扫描电路和方法-201280038278.7
  • 刘波;朴钟旻;C.陈;郭天健 - 桑迪士克科技股份有限公司
  • 2012-05-31 - 2014-04-16 - G11C29/40
  • 用于在N位串(10)中计数具有第一二进制值的位的数量M的电路(150)包括在菊链(100)中的N个锁存器电路,其中每个锁存器电路具有标签位,该标签位控制每个锁存器电路处于不通过或通过状态。初始地根据N位串的位设置标签位,其中第一二进制值对应于不通过状态。具有脉冲串的时钟信号经过菊链以“询问”任何不通过锁存器电路。其全速通过任何通过锁存器电路。但是,对于不通过锁存器电路,前导脉冲在被阻挡的同时还在脉冲时段之后将标签位从“不通过”复位到“通过”状态以允许随后的脉冲通过。在所有不通过锁存器电路已被复位之后,通过从该脉冲串丢失的脉冲的数量给出M。
  • 数据处理方法、存储器控制器及存储器储存装置-201110203498.8
  • 梁立群 - 群联电子股份有限公司
  • 2011-07-20 - 2013-01-23 - G11C29/40
  • 一种数据处理方法、存储器控制器及存储器储存装置,数据处理方法包括如下步骤。压缩一数据并取得一压缩数据。取得对应压缩数据的压缩信息。分别为压缩信息及压缩数据产生错误校正码。分别将压缩信息、压缩数据及错误校正码写入至可复写式非易失性存储器模组中。分别读取可复写式非易失性存储器模组中的压缩信息、压缩数据及错误校正码。根据对应压缩信息的错误校正码,对压缩信息执行错误校正程序,以取得所读取的压缩信息在写入时所对应的储存状态。根据压缩信息的储存状态以及压缩数据的错误校正码,对压缩数据执行错误校正程序,以取得所读取的压缩数据在写入时所对应的储存状态。
  • 一种无需存储字典的字典编码压缩方法-201110348937.4
  • 詹文法;马俊;韩建华;程一飞;吴海峰 - 詹文法
  • 2011-11-08 - 2012-06-27 - G11C29/40
  • 一种无需存储字典的字典编码压缩方法,包括:a、采用自动测试模式生成工具,生成确定的完全测试集,并记其测试向量个数为;b、将所有测试向量级联,即将一个向量的尾部接另一个向量的首部,记为S;c、建立无理数字典列表,整数a、b都从2开始,一直计算的值,按二进制方式存储前t位,建立字典,其对应索引值为a,b,本过程直到a=m,b=n,其中,t、m和n都是整数,其值根据实际压缩情况调整;d、编码,将S从头开始与字典列表按位比较,取与字典列表相容最长的一项,记录其对应的相容长度k和对应索引值x和y;将S除去前k位,重复步骤d,直到S为空。本发明的优点是:很大程度地减少存储量,并且无需进行无关位填充,因此其效率高。
  • 存储控制器、存储控制方法及数据存取系统-201010121145.9
  • 吴昭逸;林利莲;吴建中;游景皓 - 联发科技股份有限公司
  • 2010-03-10 - 2010-09-29 - G11C29/40
  • 本发明提供了一种存储控制器、存储控制方法及数据存取系统。其中,存储控制器控制存储装置的数据存取,包含:控制电路,配置为从存储装置中读取数据,来获得读出数据;以及软解码器,耦接于控制电路,用于对读出数据执行软解码操作,来产生第一已解码数据。本发明提供的存储控制器、存储控制方法及数据存取系统,通过使用软解码器,来对数据执行软解码操作,能够有效的改进存储装置的误差校正能力。
  • 基于循环冗余校验的可编程器件的数据保护方法-200910046015.0
  • 杨毅;王明明;臧铁生 - 上海德科电子仪表有限公司
  • 2009-02-06 - 2010-08-11 - G11C29/40
  • 本发明公开了一种基于循环冗余校验的可编程器件的数据保护方法,包括:每次存储可编程器件中的数据时,进行一次循环冗余校验计算,将新的循环冗余校验码存入到可编程器件中,替代原有的循环冗余校验码;每次读取可编程器件中的数据时,也进行一次循环冗余校验计算,将计算出的校验码与先前存入的校验码进行比较,相同则证明数据有效,不同则证明数据无效。因为本发明用基于循环冗余校验对可编程器件的数据进行验证,可以有效提高可编程器件的数据准确性。
  • 一种存储器的测试系统及相关存储模块-200910212162.0
  • 许人寿;丁国政 - 钰创科技股份有限公司
  • 2009-11-11 - 2010-05-26 - G11C29/40
  • 本发明公开一种存储器的测试系统及相关存储模块。其中公开一种以数据压缩方式的测试系统,该测试系统包含第三数据端、第一编码器及第二编码器。该测试系统用来接收测试数据与测试地址以测试一存储器是否有损坏的存储单元。该存储器包含第一数据端、第二数据端与地址端。该第一编码器用来根据该测试地址,将该测试数据编码为该第一数据端对应存储单元的数据型态。该第二编码器用来根据该测试地址,将该测试数据编码为该第二数据端对应存储单元的数据型态。如此该第一数据端与该第二数据端对应存储单元皆能储存相同的测试数据。
  • 存储器模块及其写入及读取方法-200810081271.9
  • 黄世昌 - 旺宏电子股份有限公司
  • 2008-02-26 - 2009-06-03 - G11C29/40
  • 本发明公开了一种存储器模块写入方法,包括,首先,将一笔2m字节的数据暂存为p个字组,每一个字组包括q个位,其中m、p及q为正整数。接着,重排此笔2m字节的数据以得到K个符元,每一个符元具有m个位,其中K为正整数且K小于2m。然后,依据一Reed-Solomon(RS)码算法,将K个符元编码成一字码,字码包括N个符元,字码包括一同位码,同位码包括2T=N-K个符元,其中N及T为正整数。之后,将p个字组及同位码写入一存储单元阵列。其中,此些符元均属于一有限域体(finite field)GF(2m)。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top