[发明专利]数据处理装置以及数据处理方法有效

专利信息
申请号: 201580001350.2 申请日: 2015-05-08
公开(公告)号: CN105379125B 公开(公告)日: 2019-11-12
发明(设计)人: 池谷亮志;山本真纪子;篠原雄二 申请(专利权)人: 索尼公司
主分类号: H03M13/19 分类号: H03M13/19;H03M13/27
代理公司: 北京康信知识产权代理有限责任公司 11240 代理人: 田喜庆;刘冀
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 本技术涉及一种数据处理装置以及一种数据处理方法,其能够在使用LDPC码传输数据时确保优异的通信质量。在分组交织中,代码长度(N)是16200位并且编码率(r)是12/15、6/15或8/15的LDPC码基于每个位组进行交织,每个位组的长度为360位。在分组解交织中,经受所述分组交织的LDPC码的序列恢复为原始序列。例如,本技术可以应用于使用LDPC码的数据传输等。
搜索关键词: 数据处理 装置 以及 方法
【主权项】:
1.一种数据处理装置,包括:编码单元,配置为根据代码长度N是16200位并且编码率r是12/15的LDPC码的奇偶校验矩阵,执行LDPC编码;分组交织单元,配置为执行以360位的位组为单位,对由所述编码单元输出的LDPC码进行交织的分组交织;以及映射单元,配置为以2位为单元,将由所述分组交织单元输出的LDPC码映射到调制方案中决定的4个信号点中的任一个中,其中,在所述分组交织中,在从由所述编码单元输出的LDPC码的头部起第i+1个位组由位组i表示时,16200位的由所述编码单元输出的LDPC码的位组0到位组44的序列交织成位组序列:3、0、4、7、18、9、19、27、32、10、12、24、8、35、30、17、22、20、36、38、40、42、2、5、1、6、14、15、23、16、11、21、26、13、29、33、31、28、25、34、37、39、41、43以及44,由所述编码单元输出的LDPC码包括信息位和奇偶位,所述奇偶校验矩阵包括与所述信息位对应的信息矩阵部分以及与所述奇偶位对应的奇偶矩阵部分,所述信息矩阵部分由奇偶校验矩阵初始值表表示,并且所述奇偶校验矩阵初始值表是针对每360列指示所述信息矩阵部分的元素1的位置的表,并且包括:3 394 1014 1214 1361 1477 1534 1660 1856 2745 2987 2991 3124 315559 136 528 781 803 928 1293 1489 1944 2041 2200 2613 2690 2847155 245 311 621 1114 1269 1281 1783 1995 2047 2672 2803 2885 301479 870 974 1326 1449 1531 2077 2317 2467 2627 2811 3083 3101 31324 582 660 902 1048 1482 1697 1744 1928 2628 2699 2728 3045 3104175 395 429 1027 1061 1068 1154 1168 1175 2147 2359 2376 2613 26821388 2241 3118 3148143 506 2067 31481594 2217 2705398 988 25511149 2588 2654678 2844 31151508 1547 19541199 1267 17102589 3163 32071 2583 29742766 2897 3166929 1823 27421113 3007 32391753 2478 31270 509 18111672 2646 2984965 1462 32303 1077 29171183 1316 1662968 1593 323964 1996 22261442 2058 3181513 973 10581263 3185 3229681 1394 3017419 2853 32173 2404 31752417 2792 28541879 2940 3235647 1704 3060。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼公司,未经索尼公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201580001350.2/,转载请声明来源钻瓜专利网。

同类专利
  • 数据处理装置以及数据处理方法-201580001350.2
  • 池谷亮志;山本真纪子;篠原雄二 - 索尼公司
  • 2015-05-08 - 2019-11-12 - H03M13/19
  • 本技术涉及一种数据处理装置以及一种数据处理方法,其能够在使用LDPC码传输数据时确保优异的通信质量。在分组交织中,代码长度(N)是16200位并且编码率(r)是12/15、6/15或8/15的LDPC码基于每个位组进行交织,每个位组的长度为360位。在分组解交织中,经受所述分组交织的LDPC码的序列恢复为原始序列。例如,本技术可以应用于使用LDPC码的数据传输等。
  • 数据处理装置以及数据处理方法-201580001349.X
  • 池谷亮志;山本真纪子;篠原雄二 - 索尼公司
  • 2015-05-08 - 2019-11-08 - H03M13/19
  • 本技术涉及一种数据处理装置以及一种数据处理方法,其能够在使用LDPC码传输数据时确保优异的通信质量。在分组交织中,代码长度(N)是16200位并且编码率(r)是6/15、8/15或10/15的LDPC码基于每个位组进行交织,每个位组的长度为360位。在分组解交织中,经受所述分组交织的LDPC码的序列恢复为原始序列。例如,本技术可以应用于使用LDPC码的数据传输等。
  • 数据处理设备及数据处理方法-201580000538.5
  • 池谷亮志;山本真纪子;篠原雄二 - 索尼公司
  • 2015-02-05 - 2019-10-01 - H03M13/19
  • 本技术涉及一种可确保在使用低密度奇偶校验(LDPC)码的数据传输中的卓越通信质量的数据处理设备和数据处理方法。在分组式交织中,以360比特的比特组为单位执行具有64800比特的代码长度N和5/15的编码率r的LDPC码的交织。在分组式解交织中,使经过分组式交织的LDPC码的排列复原至原排列。本技术可应用于例如使用LDPC码传输数据的情况。
  • 用于处理数据的设备和方法-201410118952.3
  • M.刘易斯;R.斯策温斯基;J.肖克罗拉希;P.杜普利斯 - 罗伯特·博世有限公司
  • 2014-03-27 - 2019-09-27 - H03M13/19
  • 用于处理数据的设备和方法。本发明涉及用于处理数据的设备(100),其中该设备(100)具有用于接收输入数据(X)的输入接口(110)和用于处理数据的处理单元(120),其特征在于,设置编码单元(130),该编码单元被构造为对在输入接口(110)上作为输入数据(X)获得的数据字(Xn)进行编码,以获得经编码的数据字(Xn'),其中编码单元(130)被构造为对数据字(Xn)进行编码,使得所有经编码的数据字(Xn')的可预定分量、优选所有经编码的数据字(Xn')的至少大约50%相互之间具有可预定的汉明距离和/或可预定的汉明权重,并且处理单元(120)被构造为对经编码的数据字(Xn')进行处理。
  • 数据处理装置和数据处理方法-201580001354.0
  • 池谷亮志;山本真纪子;篠原雄二 - 索尼公司
  • 2015-05-08 - 2019-09-27 - H03M13/19
  • 本技术涉及一种数据处理装置和数据处理方法,使得能够在使用LDPC码传输数据时确保良好的通信质量。在逐组交错中,具有代码长度(N)是16200位并且编码率(r)是10/15或12/15的LDPC码基于每位组进行交错,各位组是360位长。在逐组解交错中,交错的LDPC码被恢复到其原始次序。例如,本技术可以适用于使用LDPC码的数据传输等。
  • 数据处理装置和数据处理方法-201480000958.9
  • 篠原雄二;山本真纪子 - 索尼公司
  • 2014-01-27 - 2019-07-02 - H03M13/19
  • 本技术涉及能够提供具有良好的差错率的LDPC码的数据处理装置和数据处理方法。LDPC编码器以64,800比特的码长和24/30、25/30、26/30、27/30、28/30或29/30的LDPC码率来进行编码。LDPC码包含信息比特和奇偶比特,并且校验矩阵(H)是由与LDPC码的信息比特相对应的信息矩阵部分和与奇偶比特相对应的奇偶矩阵部分构成的。校验矩阵(H)的信息矩阵部分由按每360行表述信息矩阵部分的一元素的位置的校验矩阵初始值表格表示。本技术可在进行LDPC编码和LDPC解码的情况下应用。
  • 数据处理装置以及数据处理方法-201480023818.3
  • 篠原雄二;纳比勒·斯文·洛金·穆罕默德;拉克伦·迈克尔;平山雄一;山本真纪子 - 索尼公司
  • 2014-04-21 - 2019-06-28 - H03M13/19
  • 本发明涉及能够在使用LDPC码的数据传输中确保良好的通信质量的数据处理装置以及数据处理方法。代码长度是16200位并且编码率是7/15的LDPC码的码位由对应于由8PSK限定的8个信号点中的一个的符号的符号位替换。在将储存在具有3×16200/3位的储存容量的储存单元内的并且从每个储存单元中每次读取一位的3位码位分配给一个符号时,当3位码位中从最高有效位开始的第#i+1位被设置为位b#i,一个符号的3位符号位中从最高有效位开始的第#i+1位被设置为位y#i时,位b0、b1、b2分别被y1、y0、y2替换。例如,本发明可以应用于例如使用LDPC码的数据传输等的情况中。
  • 数据处理装置以及数据处理方法-201480023816.4
  • 篠原雄二;纳比勒·斯文·洛金·穆罕默德;拉克伦·迈克尔;平山雄一;山本真纪子 - 索尼公司
  • 2014-04-21 - 2019-06-21 - H03M13/19
  • 本发明涉及能够在使用LDPC码的数据传输中确保良好的通信质量的数据处理装置以及数据处理方法。代码长度是16200位并且编码率是8/15的LDPC码的码位由对应于由8PSK限定的8个信号点中的一个的符号的符号位替换。在将储存在具有3×16200/3位的储存容量的储存单元内的并且从每个储存单元中每次读取一位的3位码位分配给一个符号时,当3位码位中从最高有效位开始的第#i+1位被设置为位b#i,一个符号的3位符号位中从最高有效位开始的第#i+1位被设置为位y#i时,位b0、b1、b2分别被y1、y0、y2替换。例如,本发明可以应用于例如使用LDPC码的数据传输等的情况中。
  • 数据处理装置以及数据处理方法-201480023814.5
  • 篠原雄二;纳比勒·斯文·洛金·穆罕默德;拉克伦·迈克尔;平山雄一;山本真纪子 - 索尼公司
  • 2014-04-21 - 2019-06-21 - H03M13/19
  • 本发明涉及能够在使用LDPC码的数据传输中确保良好的通信质量的数据处理装置以及数据处理方法。在将储存在具有3×16200/3位的储存容量的储存单元内的并且从每个储存单元中每次读取一位的3位码位分配给一个符号时,当代码长度是16200位并且编码率是8/15的LDPC码的码位由对应于由8PSK限定的8个信号点中的一个的符号的符号位替换时,在发送装置中,位b0、b1、b2分别被y1、y0、y2替换。将从发送装置发送的数据中获得的替换后的码位的位置返回原始位置。本发明可以应用于例如使用LDPC码的数据传输等的情况中。
  • 数据处理装置和数据处理方法-201480007093.9
  • 篠原雄二;山本真纪子 - 索尼公司
  • 2014-01-27 - 2019-06-04 - H03M13/19
  • 本技术涉及能够提供具有优良的误码率的LDPC码的处理处理装置和数据处理方法。该LDPC编码器以64,800位的码长和2/30、3/30、4/30、5/30或6/30的LDPC编码率进行编码。LDPC码包含信息位和奇偶校验位,并且由与LDPC码的信息位对应的信息矩阵部以及与奇偶校验位对应的奇偶矩阵部配置校验矩阵(H)。由表示360行中每行的信息矩阵部的一个元素的校验矩阵初始值表表示校验矩阵(H)的信息矩阵部。该技术可应用于当进行LDPC编码和LDPC解码时的情况。
  • 发送方法、接收方法-201380013398.6
  • 村上丰;木村知弘;大内干博 - 太阳专利托管公司
  • 2013-12-27 - 2019-05-10 - H03M13/19
  • 编码部输出N比特的第1比特串。映射部使用输入的第2比特串中的、从用于生成第1复信号s1的第1比特数X和用于生成第2复信号s2的第2比特数Y得到的比特数X+Y的比特串,生成第1复信号S1和第2复信号S2。在所述编码部的后级包括比特长调整部,所述比特长调整部调整第1比特串以使第2比特串的长度成为X+Y的值的倍数并输出,由此调整基于块码的码字长和新调制方式的组的映射所需的比特数。
  • 数据处理装置以及数据处理方法-201480007106.2
  • 篠原雄二;山本真纪子 - 索尼公司
  • 2014-01-27 - 2019-05-07 - H03M13/19
  • 本技术涉及能够提供良好的误码率的数据处理装置和数据处理方法。该LDPC编码器以64800比特的代码长度以及7/30、8/30、9/30、10/30或11/30的LDPC码率编码。LDPC码包括信息位和奇偶校验位,并且奇偶校验矩阵(H)由与信息位对应的信息矩阵部分以及与奇偶校验位对应的奇偶校验矩阵部分构成。奇偶校验矩阵(H)的信息矩阵部分由奇偶校验矩阵初始值表格显示,该奇偶校验矩阵初始值表格是显示每360列的信息矩阵部分的1的元的位置的表格。该技术能够适用于进行LDPC编码和LDPC解码的情况。
  • 数据处理装置以及数据处理方法-201480007067.6
  • 篠原雄二;山本真纪子 - 索尼公司
  • 2014-01-27 - 2019-05-07 - H03M13/19
  • 本技术涉及数据处理装置和数据处理方法,其能够提供具有良好差错率的LDPC码。这个LDPC编码器以64800位的码长以及以12/30、13/30、14/30、15/30、16/30或者17/30的LDPC编码率进行编码。该LDPC码包含信息位和奇偶校验位,并且校验矩阵(H)由与LDPC码的信息位相对应的信息矩阵部以及与奇偶校验位相对应的奇偶矩阵部构成。校验矩阵(H)的信息矩阵部由校验矩阵初始值表表示,该校验矩阵初始值表表示针对每360行的信息矩阵部的一元素的位置。在执行LDPC编码和LDPC解码时可以应用本技术。
  • 数据处理装置以及数据处理方法-201480023817.9
  • 篠原雄二;纳比勒·斯文·洛金·穆罕默德;拉克伦·迈克尔;平山雄一;山本真纪子 - 索尼公司
  • 2014-04-21 - 2019-04-23 - H03M13/19
  • 本发明涉及能够在使用LDPC码的数据传输中确保良好的通信质量的数据处理装置以及数据处理方法。在将储存在具有3×16200/3位的储存容量的储存单元内的并且从每个储存单元中每次读取一位的3位码位分配给一个符号时,在代码长度是16200位并且编码率是7/15的LDPC码的码位由对应于由8PSK限定的8个信号点中的一个的符号的符号位替换时,在发送装置中,位b0、b1、b2分别被y1、y0、y2替换。将从发送装置发送的数据中获得的替换后的码位的位置返回原始位置。本发明可以应用于例如使用LDPC码的数据传输等的情况中。
  • 发送机、接收机以及编码率变更方法-201380072589.X
  • 杉原坚也;宫田好邦;松本涉 - 三菱电机株式会社
  • 2013-02-08 - 2019-03-22 - H03M13/19
  • 本发明以空间耦合LDPC码为基础,获得具有高纠错性能的LDPC码的检查矩阵的数据结构和实现高纠错性能的纠错码的编码率变更装置以及变更方法。纠错码的检查矩阵的数据结构是纠错码的检查矩阵的数据结构,纠错码是LDPC码,检查矩阵具有针对由检查矩阵的一部分列构成的部分矩阵对行进行排序后的矩阵构造。另外,在纠错码的编码率变更装置以及方法中,根据打孔位置确定信号而确定的打孔位置是使得在检查矩阵的由于打孔而受直接影响的区域中包含2个以上的1的列的数量最少的打孔位置。
  • 纠错解码装置-201480066943.2
  • 杉原坚也;松本涉;吉田英夫;宫田好邦 - 三菱电机株式会社
  • 2014-11-07 - 2019-03-01 - H03M13/19
  • 纠错解码装置具备与LDPC码的检查矩阵的列以及行分别对应地设置的列运算器(201)以及行运算器(211~213),列运算器(201)从接收序列的接收LLR(对数似然比)和行运算器(211~213)输入行LLR,计算接收序列的接收LLR与来自行运算器(211~213)的行LLR的合计值(z1),行运算器(211~213)保持在上次运算时获得的与行LLR或列LLR相关的运算结果,采用从列运算器(201)输入的合计值和所保持的运算结果来计算列LLR,根据所算出的列LLR计算行LLR,输出给列运算器(201)。
  • 数据处理装置和数据处理方法-201480000956.X
  • 篠原雄二;山本真纪子 - 索尼公司
  • 2014-01-27 - 2018-06-26 - H03M13/19
  • 本技术涉及能够提供具有良好的差错率的LDPC码的数据处理装置和数据处理方法。LDPC编码器以64,800比特的码长和18/30,19/30,20/30,21/30,22/30或23/30的LDPC码率来进行编码。LDPC码包含信息比特和奇偶比特,并且校验矩阵(H)是由与LDPC码的信息比特相对应的信息矩阵部分和与奇偶比特相对应的奇偶矩阵部分构成的。校验矩阵(H)的信息矩阵部分由按每360行表述信息矩阵部分的一元素的位置的校验矩阵初始值表格表示。本技术可在进行LDPC编码和LDPC解码的情况下应用。
  • 发送方法、接收方法、发送机及接收机-201380036331.4
  • 米海尔皮特洛夫 - 太阳专利托管公司
  • 2013-07-26 - 2018-05-01 - H03M13/19
  • 将码字分割为N/(B×D)个段,对各段的(B×D)×Q比特适用比特置换,将各段的Q个各比特组映射到实数值符号,对各段的Q×D个实数值符号中以D个实数值符号为要素的Q个各D维矢量乘以D行D列的正交矩阵,由两个D维矢量构成的星座图块仅对相同的准循环块的2比特进行编码,且该2比特被逐一比特地映射到该两个D维矢量的相同维度。
  • 接收机、发送机以及通信方法-201380044943.8
  • 松本涉;秋浓俊昭;宫田好邦;杉原坚也;杉原隆嗣;藤森崇文 - 三菱电机株式会社
  • 2013-08-27 - 2018-02-27 - H03M13/19
  • 本发明提供接收机、发送机以及通信方法,即使在产生相位滑移时也发挥接近于同步检波的性能。具备发送在纠错编码后实施了调制的发送信号的发送机(10)、和接收机(20),该接收机(20)包含接收发送信号并取得同步而进行解调的相位补偿部(21、22)以及对解调后的接收数据进行解码处理的纠错解码部(23~25),发送机将由多个导频序列构成的信号作为发送信号的一部分进行发送,接收机具有相位滑移估计处理功能利用多个导频序列通过相位补偿部估计相位滑移,通过纠错解码部估计相位差成分,由此校正接收数据的相位。
  • 数据处理装置和数据处理方法-201180066767.9
  • 山本真纪子;篠原雄二 - 索尼公司
  • 2011-12-22 - 2017-08-22 - H03M13/19
  • 本发明关于能够增强关于数据差错的容限的数据处理装置和数据处理方法。LDPC编码器(115)根据码长是16200位且码率是4/15、7/15或者8/15的LDPC码执行编码。LDPC编码的奇偶校验矩阵(H)通过在列方向上以每360列的周期设置奇偶校验矩阵(H)的信息矩阵的元素1而做出,信息矩阵由奇偶校验矩阵的初始值表确定,该奇偶校验矩阵初始值表每360列显示指示与信息长度对应的信息矩阵的元素1的位置,该信息长度对应于码长和码率。例如,奇偶校验矩阵初始值表用于对移动终端的数字广播。本技术可以应用于执行LDPC编码和LDPC解码时。
  • 数据处理装置和数据处理方法-201280024562.9
  • 篠原雄二;山本真纪子 - 索尼公司
  • 2012-05-17 - 2017-06-23 - H03M13/19
  • 本技术涉及可以增大数据误差的容限的数据处理装置和数据处理方法。当在256个信号点上以16200位的码长度映射具有8/15的码率的预定LDPC码时,且当去复用器分别指定8×1位的代码位和一个码元的该8×1位离最高码元位的位#i+1为位b#i和位y#i时,执行互换以将位b0分配给位y2,将位b1分配给位y6,位b2分配给位y1,位b3分配给位y0,位b4分配给位y7,位b5分配给位y5,位b6分配给位y3,且位b7分配给位y4。本技术例如可以应用于传输LDPC码的传输系统等。
  • 数据处理装置和数据处理方法-201280004840.4
  • 筱原雄二;山本真纪子 - 索尼公司
  • 2012-01-12 - 2016-11-30 - H03M13/19
  • 本技术涉及一种能够改善对数据差错的容忍性的数据处理装置和数据处理方法。当码长16200位的LDPC码被映射到16个信号点时,多路分配器进行交换,使得当来自4×2位的码位的最高有效位的第(#i+1)位和来自连续的2个符号的4×2位的符号位的最高有效位的第(#i+1)位分别由位b#i和位y#i表示时,对于码率为1/5、4/15和1/3的LDPC码,b0被分配给y4,b1被分配给y3,b2被分配给y2,b3被分配给y1,b4被分配给y6,b5被分配给y5,b6被分配给y7,和b7被分配给y0。本发明例如可以适用于发送LDPC码的传输系统等。
  • 发送装置、接收装置、发送方法及接收方法-201580017476.9
  • 村上丰;木村知弘;大内干博 - 松下知识产权经营株式会社
  • 2015-05-25 - 2016-11-23 - H03M13/19
  • 从多个编码方式中选择一个编码方式,对使用所选择的编码方式将信息序列编码得到的编码序列进行调制而得到调制信号。对得到的调制信号实施相位变更而发送。多个编码方式至少包括第1编码方式和第2编码方式。第1编码方式是将使用第1奇偶校验矩阵而生成的第1代码字作为第1编码序列的第1编码率的编码方式。第2编码方式是通过对使用与第1奇偶校验矩阵不同的第2奇偶校验矩阵生成的第2代码字进行打孔处理而生成第2编码序列的打孔处理后的第2编码率的编码方式。第1编码序列的比特数与第2编码序列的比特数相等。
  • 纠错解码装置及纠错解码方法-201180038008.1
  • 四十九直也;冈村周太 - 松下知识产权经营株式会社
  • 2011-08-03 - 2016-11-23 - H03M13/19
  • 既能共用电路以抑制电路规模的增大,又能进行与多个编码率对应的LDPC(Low‑DensityParity‑Check,低密度奇偶校验)解码。当设定编码率为编码率比第1编码率大的第2编码率时,列处理行处理运算单元(120A)使用从与对应于第2编码率的第2校验矩阵相应的分散校验矩阵中,选择与构成第1部分矩阵的列数相同数的列并组合而成的分散部分矩阵。这里,分散校验矩阵是扩展第2校验矩阵的行数,并将第2校验矩阵中的第2校验矩阵的行权重大的行的元素分散配置到该行与扩展行所得的矩阵。此时,列处理行处理运算单元(120A)使用行权重为第1部分矩阵的行权重以下的分散部分矩阵。
  • 解码装置及解码方法-201180052472.6
  • 速水淳 - JVC建伍株式会社
  • 2011-10-28 - 2016-10-12 - H03M13/19
  • min‑sum处理部(46)使通过对所输入的数据执行min‑sum算法,交替执行基于估计值比使外部值比更新的校验节点处理和基于外部值比使估计值比更新的变量节点处理。在此,初始化部(60)在开始LDPC编码的校验矩阵中的各行的校验节点处理之前,导出处理对象行所包含的估计值比的符号总积。导出部(62)针对处理对象行中的一个外部值比,基于在该外部值比的更新中未使用的估计值比的符号和所导出的符号总积,来导出符号。更新部(64)使用所导出的符号来更新处理对象行中的一个外部值比。
  • 数据处理装置和数据处理方法-201480051404.1
  • 篠原雄二;山本真纪子 - 索尼公司
  • 2014-09-12 - 2016-05-18 - H03M13/19
  • 本技术涉及一种数据处理装置和数据处理方法,使得能够在使用LDPC码传输数据时确保良好的通信质量。在分组交错中,具有代码长度为64800位并且编码率是10/15、11/15、12/15或13/15的LDPC码基于每位组进行交错,各位组是360位长。在分组解交错中,交错的LDPC码被恢复到其原始次序。例如,本技术可以适用于使用LDPC码的数据传输等。
  • 数据处理装置和数据处理方法-201480051406.0
  • 篠原雄二;山本真纪子 - 索尼公司
  • 2014-09-12 - 2016-05-11 - H03M13/19
  • 本技术涉及一种数据处理装置和数据处理方法,使得能够在使用LDPC码传输数据时确保良好的通信质量。在分组交错中,具有代码长度为16200位并且编码率是6/15、7/15、8/15或9/15的LDPC码基于每位组进行交错,各位组是360位长。在分组解交错中,交错的LDPC码被恢复到其原始次序。例如,本技术可以适用于使用LDPC码的数据传输等。
  • 数据处理装置和数据处理方法-201480051399.4
  • 篠原雄二;山本真纪子 - 索尼公司
  • 2014-09-12 - 2016-05-11 - H03M13/19
  • 本技术涉及一种数据处理装置和数据处理方法,使得能够在使用LDPC码传输数据时确保良好的通信质量。在分组交错中,具有代码长度为64800位并且编码率是10/15、11/15、12/15或13/15的LDPC码基于每位组进行交错,各位组是360位长。在分组解交错中,交错的LDPC码被恢复到其原始次序。例如,本技术可以适用于使用LDPC码的数据传输等。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top