[发明专利]高精度宽带连续可调节实时延时线电路在审

专利信息
申请号: 201710559796.8 申请日: 2017-07-10
公开(公告)号: CN107395164A 公开(公告)日: 2017-11-24
发明(设计)人: 李文渊;陈阳;曹明喜;王婉 申请(专利权)人: 东南大学
主分类号: H03K5/133 分类号: H03K5/133;H03K5/00;H03L7/085
代理公司: 南京苏高专利商标事务所(普通合伙)32204 代理人: 柏尚春
地址: 210096 *** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种高精度宽带连续可调节实时延时线电路,采用有源粗调延时线和无源细调延时线相结合的方法,提高延时线电路的带宽和延时范围。有源粗调延时线电路包括有源压控延时单元和路径选择放大器。无源细调延时线由多对电感和可变电容对级联组成,通过改变电压控制可变电容值,改变细调延时线的延时时间,该延时时间可以弥补粗调延时分辨率,实现实时延时线的延时时间连续变化。实时延时线通过延时校准环路对有源延时单元进行延时的精确控制,使延时不受外界环境变化的影响。该电路具有延时分辨率高、延时范围大、抗干扰能力强、宽带、集成度高、成本低和易集成的优势。
搜索关键词: 高精度 宽带 连续 调节 实时 延时 电路
【主权项】:
一种高精度宽带连续可调节实时延时线电路,其特征在于,包括实时延时线和延时校准环路,所述实时延时线由粗调延时线和细调延时线串联而成,信号进入所述粗调延时线后,在粗调开关的控制下经过粗调延时时间后从所述粗调延时线输出,进入所述细调延时线,在细调控制电压的控制下经过细调延时时间后从所述细调延时线输出,同时,所述延时校准环路对所述粗调延时线的延时时间进行校准。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710559796.8/,转载请声明来源钻瓜专利网。

同类专利
  • 超导环及超导高频时钟发生器-201910447197.6
  • 唐光明;瞿佩瑶 - 中国科学院计算技术研究所
  • 2019-05-27 - 2019-10-08 - H03K5/133
  • 本发明涉及一种超导环,包括:前延迟器,用于将输入的触发信号经延迟后输出为第一延迟信号;分支器,与该前延迟器超导连接,用于接收该第一延迟信号,并经延迟后输出第二延迟信号;融合缓冲器,与该分支器超导连接,用于接收该第二延迟信号,并经延迟后输出第三延迟信号;后延迟器,与该融合缓冲器超导连接,用于接收该第三延迟信号经延迟后输出为第四延迟信号。
  • 一种整流脉冲延时电路-201821697534.4
  • 曾理;张顺彪;陈修林;李灿;王三虎;曾宏 - 中车株洲电力机车研究所有限公司
  • 2018-10-19 - 2019-07-23 - H03K5/133
  • 本实用新型公开了一种整流脉冲延时电路,包括第一脉冲延时支路和第二脉冲延时支路;所述第一脉冲延时支路的第一端连接脉冲宽度调制器,第二端连接转换电路的原边功率管,所述第二脉冲延时支路的第一端连接所述脉冲宽度调制器,第二端连接所述转换电路的副边功率管;所述第一脉冲延时支路延时处理得到的第一延时信号的前沿超前于所述第二脉冲延时支路延时处理得到的第二延时信号的前沿,所述第一延时信号的后沿滞后于所述第二延时信号的后沿。所述整流脉冲延时信号能够保证所述转换电路的同步整流可靠性。
  • 延迟控制电路-201811549095.7
  • 李信泳;蔡官烨 - 三星电子株式会社
  • 2018-12-18 - 2019-07-12 - H03K5/133
  • 一种延迟控制电路包括:第一步进延迟单元,包括第一开关和第一电容器,第一开关的第一端连接到第一节点,第一电容器连接到第一开关的第二端;第二步进延迟单元,包括第二开关和第二电容器,第二开关的第一端连接到第二节点,第二电容器连接到第二开关的第二端;以及第一反相器,被配置为将第一步进延迟单元的输出耦接到第二步进延迟单元的输入,其中,第一开关和第二开关通过相同的控制信号接通和断开。
  • 一种可变延时脉冲序列输出电路-201610296866.0
  • 曾迎春;郑茜宇 - 武汉航空仪表有限责任公司
  • 2016-05-06 - 2018-11-06 - H03K5/133
  • 本发明涉及一种可变延时脉冲序列输出电路,该电路能够方便的调整脉冲宽度、脉冲数量、延时时间。在接通脉冲启动信号后,脉冲输出端可以在N1的一个振荡周期内开始输出脉冲信号;工作中可以任意切换延时信号延时1、延时2、延时3,切换后电路立即按照切换后的延时时间开始工作。当主桨加热控制律需要调整时,调节多谐振荡器的N1的参数可调节各分区加热时间,调整多谐振荡器的N8、N9、N10的参数可以调节每周期延时时间,调整分频器N3A、N3B分频输出的逻辑组合可以调整加热分区的数量。
  • 一种同步多路脉冲产生系统及方法-201510712860.2
  • 韩鹏程;董大明;杜晓凡;矫雷子;赵贤德;郎筠;鲍锋;范媛媛 - 北京农业智能装备技术研究中心
  • 2015-10-28 - 2018-09-11 - H03K5/133
  • 本发明涉及一种同步多路脉冲产生系统及方法,该系统包括:通信模块,用于接收命令帧,并将命令帧发送到FPGA模块;FPGA模块,用于根据命令帧产生长延时时间的同步脉冲信号;CMOS模拟延时模块,用于根据命令帧产生短延时时间的同步脉冲信号。本发明提出的同步多路脉冲产生系统及方法,通过FPGA模块进行纳秒级的延时调整,通过CMOS模拟延时模块进行皮秒级的延时调整,从而产生延时精度高同时延时时间范围宽的同步脉冲,降低了脉冲产生系统的体积和成本,极大地提高了脉冲产生系统的通用性。本发明具有操作简单、成本低、易于推广的优点。
  • 一种用于异步电路四相位握手协议的非对称延时装置-201510887564.6
  • 张延军 - 北京理工大学
  • 2015-12-07 - 2018-06-12 - H03K5/133
  • 本发明公开了一种新型的可用于异步电路四相位握手协议的非对称延时电路装置。该装置包含延时逻辑电路和反馈控制电路,其中反馈控制电路包含第一输入端、第二输入端以及第三输入端,第一输入端与输入的对称控制信号连接,第二输入端与延时逻辑电路的输出端连接,第三输入端与非对称延时装置的输出端反馈连接,反馈控制电路根据第一输入端和第二输入端的输入以及第三输入端的反馈输入,在输出端产生一非对称控制信号。本发明在可靠实现非对称延时功能的同时,能够对异步电路的后续数据处理请求作出快速反应,从而避免了非对称延时特性的失效。
  • 可选择延迟缓冲器-201710148876.4
  • 佳士奇·宾德拉;古玛拉古迪 - 台湾积体电路制造股份有限公司
  • 2017-03-14 - 2018-04-24 - H03K5/133
  • 本发明提供一种用于对电路中的延迟路径进行调谐的可选择延迟缓冲器。所述可选择延迟缓冲器包括第一延迟段,被配置成在第一时间延迟范围内将输入信号传递至输出端子;第二延迟段,被配置成在第二时间延迟范围内将所述输入信号传递至所述输出端子,所述第二时间延迟范围不同于所述第一时间延迟范围;以及段选择开关,被配置成基于所接收选择信息来选择性地将所述延迟段耦合至所述输出端子,所述所接收选择信息指示将哪一延迟段耦合至所述输出端子。
  • 数字电路控制的模拟延时线电路-201710559720.5
  • 李文渊;陈阳;赵晓明 - 东南大学
  • 2017-07-10 - 2017-11-24 - H03K5/133
  • 本发明公开了一种数字电路控制的模拟延时线电路,包括模拟有源延时线、数字控制电路和延时校准环路,模拟延时线包括多对由延时单元和路径选择开关电路组成的基本单元对,数字控制电路控制延时线中的路径选择开关,改变延时线的信号传输路径,实现延时线延时的数字式变化;延时校准环路对模拟延时线进行延时的精确控制,由外部参考时钟频率控制延时单元的延时时间,使延时不受外界环境变化的影响。本发明具有延时数字化、抗干扰能力强、集成度高、体积小、成本低和易集成的优点,适合产业应用。
  • 高精度宽带连续可调节实时延时线电路-201710559796.8
  • 李文渊;陈阳;曹明喜;王婉 - 东南大学
  • 2017-07-10 - 2017-11-24 - H03K5/133
  • 本发明公开了一种高精度宽带连续可调节实时延时线电路,采用有源粗调延时线和无源细调延时线相结合的方法,提高延时线电路的带宽和延时范围。有源粗调延时线电路包括有源压控延时单元和路径选择放大器。无源细调延时线由多对电感和可变电容对级联组成,通过改变电压控制可变电容值,改变细调延时线的延时时间,该延时时间可以弥补粗调延时分辨率,实现实时延时线的延时时间连续变化。实时延时线通过延时校准环路对有源延时单元进行延时的精确控制,使延时不受外界环境变化的影响。该电路具有延时分辨率高、延时范围大、抗干扰能力强、宽带、集成度高、成本低和易集成的优势。
  • 具有动态重置功能的双边延时电路、芯片-201710415173.3
  • 陈远文;骆军 - 深圳市国芯盟科技有限公司
  • 2017-06-05 - 2017-08-11 - H03K5/133
  • 本发明公开了一种具有动态重置功能的双边延时电路、芯片,属于集成电路技术领域。其中,所述双边延时电路包括依次连接的重置单元、分频单元和双边延时单元;所述重置单元的输入端接入输入信号,在所述输入信号的上升沿或下降沿,所述重置单元的输出端产生脉冲信号并输出;所述分频单元分别接入上电信号、时钟信号和所述脉冲信号;所述双边延时单元分别接入所述分频信号和所述输入信号,所述双边延时单元在接入所述分频信号时,延时输出所述输入信号。本发明通过置位单元对非正常输入信号采取实时重置,避免了误触发,同时,分频单元通过对时钟周期的精确分频延时,实现了信号延时的精确控制。
  • 一种窄脉冲产生装置-201621345425.7
  • 邹翔;周正仙;甘露;祝玉军;余瑞兰;吴朝晖;刘冲冲;王林;陈强 - 安徽师范大学
  • 2016-12-09 - 2017-06-06 - H03K5/133
  • 本实用新型揭示了一种窄脉冲产生装置,MCU模块驱动1K~10KHz方波发生器发出脉冲信号,所述方波发生器的其中一个输出端直接连接与门,另一输出端经非门和延迟线芯片后连接与门,经1K~10KHz方波发生器和经延迟线芯片出来的两组脉冲信号进入与门后合并为一个窄脉冲信号,此窄脉冲信号进入放大器进行放大,便得到放大的窄脉冲信号。该装置采用MCU控制方波发生器产生脉冲信号并通过控制延迟线芯片的延迟时间实现对脉冲宽度的动态调节,通过放大器实现对脉冲信号的放大。可实现在原有脉冲信号的基础上产生更窄脉冲宽度的脉冲信号。
  • 一种亚纳秒级数字延时脉冲发生装置-201621294178.2
  • 邱春玲;孙玉桥;李春生;杨光;田地 - 吉林大学
  • 2016-11-30 - 2017-05-31 - H03K5/133
  • 本实用新型涉及一种亚纳秒级数字延时脉冲发生装置,包括触发信号生成模块、温补晶振、触摸屏和通信模块分别与FPGA模块连接,FPGA模块经斜坡电路模块和输出驱动模块与延时输出端口连接组成,斜坡电路模块经电容放电补偿模块与FPGA模块连接,输出驱动模块与FPGA模块连接构成。自触发模式具有自动一键校准功能,自动为每个通道校准到最优配置,解决人工校准误差大的问题。外触发模式具有电容自放电补偿功能,减小电容在数字延时阶段自放电对精度的影响。触发信号生成模块对不同频率的触发信号调理,提高关键技术指标。外触发模式输出晃动控制在0.8ns以内,自触发输出晃动控制在0.1ns以内。电路结构简单,体积小、重量轻、功耗低、成本低、操作简单方便。
  • 带模式切换功能的宽范围时间延迟电路-201621117466.0
  • 俞德军;陈远文;骆军;周乙伟;刘志刚 - 成都卓创科微电子有限公司
  • 2016-10-12 - 2017-05-10 - H03K5/133
  • 带模式切换功能的宽范围时间延迟电路,本实用新型涉及双模式延时电路技术领域,解决现有技术不能够进行精确地按需切换延时时间等技术问题。本实用新型主要包括基准信号模块,用于提供短延时脉冲触发;短延时模块,接收由基准信号模块输出的参考信号;长延时模块,其中包括振荡器和分频延时器;延时切换模块,接收由短延时模块输出的短延时信号;延时选择模块,同步接收由短延时模块输出的短延时信号、由长延时模块中振荡器通过分频延时器输出的长延时信号和由延时切换模块输出的同步切换信号,并通过同步切换信号选择地输出短延时输出信号或长延时输出信号。本实用新型用于延时电路设计。
  • 一种时钟缓冲器电路和集成电路-201610715120.9
  • 陈宜锋;黄雅诗;黄俊盛;陈易纬 - 联发科技股份有限公司
  • 2016-08-24 - 2017-03-08 - H03K5/133
  • 本发明公开一种时钟缓冲器电路和集成电路。时钟缓冲器电路,用于接收输入时钟信号并产生延迟时钟信号,包括输入电路,接收输入时钟信号并根据输入时钟信号产生输出时钟信号;输出电路,根据输出时钟信号产生延迟时钟信号;第一延迟路径,耦接在所述输入电路和所述输出电路之间;以及第二延迟路径,耦接在输入电路和输出电路之间;其中,输入电路根据控制信号,选择性地将输出时钟信号提供至第一延迟路径和第二延迟路径之间的第一特定延迟路径;输出电路接收穿过第一特定延迟路径的输出时钟信号,并输出延迟时钟信号。本发明所公开的时钟缓冲器电路和集成电路,可以减少操作过程中所消耗的功率。
  • 一种用于集成电路的数字延时实现方法及电路-201510688939.6
  • 张波;张利地;张海冰 - 圣邦微电子(北京)股份有限公司
  • 2015-10-21 - 2016-01-20 - H03K5/133
  • 本发明提供的一种用于集成电路的数字延时实现方法及电路,不仅可以实现n×Tperiod时长的延时,Tperiod为输入时钟周期,n为任意自然数,同时大大减小了加法器位数,降低了组合逻辑面积,缩短了逻辑延迟。本发明的方法包括:1)根据延时时间Tdelay与时钟周期Tperiod确定延时总数M,并将M由十进制转换为二进制码bN-1…bj…b1b0;2)确定计数目标U:将M转换成的二进制码bN-1…bj…b1b0的bj=1前的系数加和得到计数目标U,将U由十进制转换为二进制码bP-1…bi…b1b0;3)根据得到的计数目标U,通过计数步长变化的分频方式分频后再采用直接计数的方法,以实现n×Tperiod时长的延时,Tperiod为输入时钟周期,n为任意自然数。
  • 一种大范围线性可调延时电路-201520560501.5
  • 李有池;朱凤仁;房建峰;侯育增;姚道俊 - 中国兵器工业集团第二一四研究所苏州研发中心
  • 2015-07-30 - 2015-11-25 - H03K5/133
  • 本实用新型公开了一种大范围线性可调延时电路,包括振荡电路、分频电路和延时电阻;振荡电路的输出端同时接分频电路的输入端并引出作为测试端;振荡电路输出的振荡信号周期乘以分频电路二分之一的分频系数为延时时间;分频电路的输出端既是输出信号,又是高电平有效的反馈控制信号;振荡电路包含CMOS门电路和与CMOS门电路相连的延时电容;延时电阻为一个与振荡电路相连的T型电阻网络;通过激光调阻对T型电阻网络阻值的调整,补偿延时电容容值的误差和CMOS门电路阀值电压差异对振荡周期的影响。本实用新型的优点是能较容易实现延时电路大范围线性可调,降低了电路批量生产的难度和提高电路的成品率。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top