[发明专利]模数转换器有效

专利信息
申请号: 201811611557.3 申请日: 2018-12-27
公开(公告)号: CN109687871B 公开(公告)日: 2023-03-10
发明(设计)人: 陈科纶;唐飞扬;朱军辉;孙钰;汝长海 申请(专利权)人: 江苏集萃微纳自动化系统与装备技术研究所有限公司
主分类号: H03M1/20 分类号: H03M1/20;H03M1/08
代理公司: 苏州市中南伟业知识产权代理事务所(普通合伙) 32257 代理人: 殷海霞
地址: 215100 江苏省苏州市相城*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种模数转换器。本发明一种模数转换器,包括:由硬件加法器和比例放大器;所述硬件加法器包括两个DAC芯片;数字信号经过所述DAC芯片被转化成电流信号,所述电流信号被引入外接一个线性运算放大器后被转换成相应的模拟电压信号,所述模拟电压信号经过比例放大器后被转化成实际控制需要的电压;所述比例放大器针对硬件加法器产生的电压进行比例放大以达到实际控制需要的电压。有益效果:1.在一定程度上降低了系统噪声,提高了测量的有效位数,将DAC有效位数提高到实际上的32位;2.新的32位高分辨率的DAC在PCB板的布线方面相对容易。
搜索关键词: 转换器
【主权项】:
1.一种模数转换器,其特征在于,包括:由硬件加法器和比例放大器;所述硬件加法器包括两个DAC芯片;数字信号经过所述DAC芯片被转化成电流信号,所述电流信号被引入外接一个线性运算放大器后被转换成相应的模拟电压信号,所述模拟电压信号经过比例放大器后被转化成实际控制需要的电压;所述比例放大器针对硬件加法器产生的电压进行比例放大以达到实际控制需要的电压。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏集萃微纳自动化系统与装备技术研究所有限公司,未经江苏集萃微纳自动化系统与装备技术研究所有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811611557.3/,转载请声明来源钻瓜专利网。

同类专利
  • 基数为4的折叠内插高速模数转换器-201610945690.7
  • 周磊;陈冬梅 - 苏州迅芯微电子有限公司
  • 2016-10-26 - 2023-10-13 - H03M1/20
  • 本发明提供一种基数为4的折叠内插高速模数转换器,包括第一比较器单元、第二比较器单元、模拟处理器单元以及至少两级折叠内插单元,其中,至少两级折叠内插单元中的每级折叠内插单元分别包括折叠放大器和内插网络,各折叠放大器的折叠因子均为4,各内插网络的内插因子均为4。本发明通过设置至少两级折叠内插单元,且折叠因子和内插因子均为4,从而简化了折叠内插ADC系统的结构,且由于ADC输出的每一比特对应的量化曲线都是2的幂次,因此折叠曲线和量化曲线有着自然对应的关系,因此,不仅简化了低位的编码,还省略了高位的粗量化,同时提高了系统的精度和速度、避免过多增加规模和功耗导致的不稳定因素。
  • 一种自适应的高速SAR-ADC转换时间完全利用电路及方法-201910195968.7
  • 危长明;陈良生;罗志国;李俊;夏建宝;杨楠 - 上海胤祺集成电路有限公司
  • 2019-03-15 - 2023-06-30 - H03M1/20
  • 本发明公开了一种自适应的高速SAR‑ADC转换时间完全利用的电路及方法,当ADC进入保持模式时,clk_vcm升高,触发器DFF1将电阻R1上一次控制位与需要调整的控制位之和,输出到当前电阻R1的控制位,保证当前的比较次数等于n;clk_vcm上升沿经过延迟后,将计数器复位;进入比较模式后,计数器对当前的比较次数计数;对于nbit带冗余的ADC,需要进行n次比较,如果前一次进行了m次比较,则当前需要的比较次数为Yn=Y(n‑1)+m–n。本发明通过对比较次数计数,再进行自适应调整比较次数的方法,使ADC在整个转换周期内进行准确的n次比较,降低转换误差。在ADC转换速率改变的情况下,可以实时跟踪,提高转换速率;另外本发明与工艺、电源电压以及温度变化无关,可靠性高。
  • 流水线逐次逼近型模数转换器、集成电路和电子设备-202111407728.2
  • 李登全;毛恒辉;丁学伟 - 深圳市中兴微电子技术有限公司
  • 2021-11-24 - 2023-05-26 - H03M1/20
  • 本发明提供一种流水线逐次逼近型模数转换器、集成电路和电子设备,所述流水线逐次逼近型模数转换器包括:第一级逐次逼近模数转换器、级间增益放大器、第二级逐次逼近模数转换器和数字编码单元。本发明实施例在第二级逐次逼近模数转换器中的第二数模转换器设置增益减半电容,且该增益减半电容的电容值为第二数模转换器中其余电容的电容值之和,这样能够实现两级结构的级间增益减半技术,降低级间增益放大器的增益,而第二级逐次逼近模数转换器的正向参考电压与第一级逐次逼近模数转换器的正向参考电压保持一致,而不发生减半,有效降低功耗和提高转换速度,并且能够适应深亚微米CMOS工艺。
  • 模数转换器-201811611557.3
  • 陈科纶;唐飞扬;朱军辉;孙钰;汝长海 - 江苏集萃微纳自动化系统与装备技术研究所有限公司
  • 2018-12-27 - 2023-03-10 - H03M1/20
  • 本发明公开了一种模数转换器。本发明一种模数转换器,包括:由硬件加法器和比例放大器;所述硬件加法器包括两个DAC芯片;数字信号经过所述DAC芯片被转化成电流信号,所述电流信号被引入外接一个线性运算放大器后被转换成相应的模拟电压信号,所述模拟电压信号经过比例放大器后被转化成实际控制需要的电压;所述比例放大器针对硬件加法器产生的电压进行比例放大以达到实际控制需要的电压。有益效果:1.在一定程度上降低了系统噪声,提高了测量的有效位数,将DAC有效位数提高到实际上的32位;2.新的32位高分辨率的DAC在PCB板的布线方面相对容易。
  • 一种提高AD分辨率的信号处理电路及其方法-202210520581.6
  • 周迭辉;方志明;吕霞 - 珠海博威电气股份有限公司
  • 2022-05-13 - 2022-08-30 - H03M1/20
  • 本发明提供一种提高AD分辨率的信号处理电路及其方法,该电路包括连接于传感器、AD模数转换器之间的信号处理单元,该单元为由四个运放组成的四极运算放大电路,第一运放、第二运放、第三运放、第四运放的同相输入端均接Ui,第一运放的反相输入端接3/4Ur,第二运放的第一路反相输入接1/2Ur,第二运放的第二路反相输入接节点b,第三运放的第一路反相输入接1/4Ur,第三运放的第二路反相输入接节点d,第三运放的第三路反相输入接节点c,第四运放的第一路反相输入接节点e,第四运放的第二路反相输入接节点d,第四运放的第三路反相输入接节点c。本发明解决了现有技术中管转换速率低、成本高、供货紧张等问题,实现了高分辨率高精度AD采样,降低了成本。
  • 一种基于ADC电路的信号数字化方法和装置-202210526715.5
  • 张智;韩啸;唐荣昭 - 苏州芈图光电技术有限公司
  • 2022-05-16 - 2022-08-26 - H03M1/20
  • 本发明公开了一种基于ADC电路的信号数字化方法,包括:将待转换的模拟信号输入至ADC电路,经ADC电路一次转换处理后,输出第一次ADC输出值Mi;根据输出值Mi的高输出位的取值调整ADC电路的最低有效位,当输出值Mi的高几位输出位的取值均为0,将ADC电路的最低有效位调低;将待转换的模拟信号再次输入至ADC电路,输出第i+1次ADC输出值Mi+1;结合所有ADC输出值,输出最终的信号转换结果以及调整后的最低有效位。本发明能够在不增加ADC电路面积的前提下,提高小信号ADC的精度。
  • 双倍数据速率内插模数转换器-202111350369.1
  • 金莫·科利 - 华为技术有限公司
  • 2017-01-31 - 2022-03-08 - H03M1/20
  • 一种双倍数据速率比较器,包括双倍数据速率比较器核心,所述比较器核心用于在所述比较器核心的时钟输入的单个时钟周期内的每个上升沿和下降沿期间将输入信号的电压与参考信号进行比较;及一种双倍数据速率置位复位触发器电路,所述置位复位触发器电路包括连接至所述双倍数据速率比较器核心的相应输出的置位输入和复位输入,所述置位复位触发器电路用于在所述单个时钟周期的所述上升沿和所述单个时钟周期的所述下降沿期间执行置位复位操作。
  • 双倍数据速率内插模数转换器-201780085287.4
  • 金莫·科利 - 华为技术有限公司
  • 2017-01-31 - 2021-11-19 - H03M1/20
  • 一种双倍数据速率比较器,包括双倍数据速率比较器核心,所述比较器核心用于在所述比较器核心的时钟输入的单个时钟周期内的每个上升沿和下降沿期间将输入信号的电压与参考信号进行比较;及一种双倍数据速率置位复位触发器电路,所述置位复位触发器电路包括连接至所述双倍数据速率比较器核心的相应输出的置位输入和复位输入,所述置位复位触发器电路用于在所述单个时钟周期的所述上升沿和所述单个时钟周期的所述下降沿期间执行置位复位操作。
  • 测量传输曲线跳变高度的多位分辨率子流水线结构-201910454948.7
  • 刘涛;王健安;王育新;胡盛东;俞宙;邓民明;徐代果;刘璐;付东兵;罗俊;王旭;王妍 - 中国电子科技集团公司第二十四研究所
  • 2019-05-29 - 2021-08-31 - H03M1/20
  • 本发明提供一种测量传输曲线跳变高度的多位分辨率子流水线结构,包括:一分辨率为n位的子模数转换器,用于对输入的模拟电压信号进行量化输出数字电压信号;一分辨率为n位的子数模转换器,用于将子模数转换器输出的数字电压信号转换成相应的模拟电压信号;一分辨率为n位的译码器,其用于对n位二进制输入信号进行译码,及一开关电容放大单元,用于当其处于正常模式时,对输入的模拟电压信号进行采样和残差放大;当其处于测试模式时,测量传输曲线在每个判决电平处所对应的跳变高度。本发明可在2n个时钟周期完成传输曲线高度的测量,测量速度快;将测量结果送入A/D转换器后端数字域进行校正,可提升A/D转换器线性度10‑15dB。
  • 一种具有降低回扫噪声的双倍数据速率时间内插量化器-201780085304.4
  • 金莫·科利 - 华为技术有限公司
  • 2017-01-31 - 2021-06-01 - H03M1/20
  • 一种闪存ADC,包含第一、第二及第三双倍数据速率比较器核心,其用于在比较器时钟的单个时钟周期内的上升沿及下降沿中的每一个期间,确定输入至所述比较器核心的第一差分输入信号的相对电压。耦合至所述第三比较器核心的反相比较器时钟降低回扫噪声。所述ADC包含第一与第二浮动电压参考,其用于将差分比较器输入的电压偏移固定量,及产生第一和第二差分输入信号。所述第三比较器核心交叉耦合在所述第一和第二比较器核心之间。
  • 基于二阶跟踪环的插值系统及方法-202011186449.3
  • 姜波 - 重庆睿歌微电子有限公司
  • 2020-10-30 - 2021-02-09 - H03M1/20
  • 本发明揭示了一种基于二阶跟踪环的插值系统及方法,所述插值系统包括:第一积分器、第二积分器、第一加法器、第二加法器、第一插值器、第二插值器、除法器、Ki、Kp及延时电路。本发明提出的基于二阶跟踪环的插值系统及方法,将跟踪环和插值器结合,代替传统设计中复杂的数字滤波器和插值器,可降低系统的复杂度,降低成本。此外,本发明在反馈支路上插入的延时模块,可以精准地控制延时补偿量,而不像传统设计的复杂延时补偿而又易受输入信号噪声影响。
  • 一种过采样模数转换器-201711117300.8
  • 幸新鹏;李冬梅;王志华 - 清华大学深圳研究生院
  • 2017-11-13 - 2020-10-30 - H03M1/20
  • 本发明公开了一种过采样模数转换器,包括连接形成环路的减法器、环路滤波器、量化器和反馈数模转换器;过采样模数转换器还包括2B‑1个数字抖动模块,各个数字抖动模块均包括数字抖动信号产生电路、数字滤波器、第一数字加法器,第二数字加法器;各个数字抖动模块均按照如下方式连接:针对第i个数字抖动模块,数字抖动信号产生电路用于产生一位具有随机性的数字抖动信号,第一数字加法器用于将数字抖动信号加入到反馈数模转换器的第i个反馈输入中;数字滤波器的输入端接收数字抖动信号;第二加法器用于将数字滤波器的输出加入到量化器的第i个输出中。本发明的过采样模数转换器,其线性度较好,且面积和功耗也较小,稳定性也较强。
  • 一种多级折叠内插型模数转换器及其译码方法-201611221941.3
  • 刘华森;吴旦昱;武锦;周磊;刘新宇 - 中国科学院微电子研究所
  • 2016-12-26 - 2020-04-21 - H03M1/20
  • 本发明公开了一种多级折叠内插型ADC及其译码方法,本级译码结构对上一级译码结构的折叠曲线进行折叠内插,并利用权重加法器对上一级译码结构的输出值乘以奇数倍加权,利用级间加法器对本级译码结构的译码结果和本级权重加法器的输出值求和,求和结果作为本级译码结构的输出值传输到下一级译码结构,最后一级译码结构的输出值为模数转换结果。译码方法利用自身多级流水线架构的模式,采用流水线形式的译码。每一级的译码乘以相应权重后相加,再经过一个十进制转二进制的逻辑即可完成最终的量化。本发明利用流水线节省了译码的周期,能够很大程度的简化译码电路的复杂程度,可有效解决由于奇数无法简化成2N的形式而造成译码过于困难的问题。
  • 一种高精度模数转换器-201911423771.0
  • 乔东海;齐敏;孙泉;马玉良 - 江苏集萃微纳自动化系统与装备技术研究所有限公司
  • 2019-12-31 - 2020-04-17 - H03M1/20
  • 本发明公开了一种高精度模数转换器,包括:粗量化器模块,其提取输入信号中的大信号电压,并将所述大信号电压转换成第一数字信号;优先编码模块,其与粗量化器模块连接,所述优先编码模块将所述第一数字信号优先编码得到M位数字信号;减法模块,其与粗量化器模块连接,所述减法模块以所述粗量化器模块输出的大信号电压作为共模电压,所述共模电压与输入信号作差得到残余差小信号,并将所述残余差小信号放大;SAR‑ADC模块,其与减法模块连接,所述SAR‑ADC模块将放大后的残余差小信号转换成N位数字信号。本发明将大信号与残余差小信号分开检测,扩展了输入动态范围,提高了模数转换器的精度,降低了SAR‑ADC的复杂性。
  • 电容式感测系统和方法-201480033393.4
  • L·拉梅施 - IEE国际电子工程股份公司
  • 2014-06-11 - 2019-07-09 - H03M1/20
  • 一种电容式感测系统根据使用具有低分辨率r的ADC产生具有较高分辨率R的数字信号的方法来运行。使用三角形调制信号或锯齿形调制信号来调制待数字化的模拟信号,以便获得经调制的模拟信号,使用ADC来对该经调制的模拟信号进行采样。由此,产生数字样本。对N(>1)个连续的数字样本取平均。三角形信号或锯齿形信号被选择为具有至少近似地与ADC的量化步长的整数倍L(其中,L≥1)相对应的峰到峰幅度。此外,对于具有N个样本的每个序列,锯齿形信号或三角形信号具有多个(M个)周期。将M和N选择为使得M>1并且M≠N,并且使得R=r*N/(k*gcd(N,M)*L),其中,gcd(M,N)是N和M的最大公约数,并且其中,如果调制信号是锯齿形调制信号,则k=2,而如果调制信号是三角形调制信号,则k=4。
  • 具有分辨率检测器和可变抖动的ADC-201280025075.4
  • R·A·卡普斯塔;D·林;Y·德门杰 - 美国亚德诺半导体公司
  • 2012-05-25 - 2018-05-29 - H03M1/20
  • 可以将分辨率检测器与ADC结合使用来识别ADC的原始数字输出中未分辨的位。可以将已经由ADC正确地分辨的位与由于时间限制或其他因素而未成功被分辨的那些位区分。可以将未成功分辨的每个位归类并称为未分辨的位。如果取样周期中有检测到任何未分辨的位,则可以在原始数字输出中并入抖动,以补偿该周期中的未分辨的位。可以将抖动添加到ADC的原始数字输出以消除经处理的数字输出码中的任何丢失码,或可以该抖动替代原始数字输出中未分辨的位以生成经处理的数字输出。
  • 一种用于图像传感器的高速高精度模数转换方法及其装置-201610156711.7
  • 马成;王欣洋;郭杨钰;李杨;刘洋;周泉 - 长春长光辰芯光电技术有限公司
  • 2016-03-18 - 2016-06-15 - H03M1/20
  • 本发明涉及一种用于图像传感器的高速高精度模数转换方法,该方法第一级模数转换将接收的像素信号与m个基准信号进行比较,输出相应的高位数据,并将像素信号范围划分为(m+1)个子区间;根据高位数据,将接收的像素信号减掉相应的固定失调电压再放大,使得处理后像素信号所在的子区间范围与第二级模数转换器电压范围一致;再对得到的像素信号进行二级模数转换,输出低位数据。用户可以根据高位数据对第二级模数转换输出的像素数据进行相应的处理,最终得到与像素信号对应的像素数据。本发明能够达到较大的动态范围,同时获得较高的信噪比,减小了固定模式噪音,合成图像质量好。
  • 加有抖动的放大器-200980154416.6
  • R·A·卡普斯塔 - 美国亚德诺半导体公司
  • 2009-12-04 - 2011-12-14 - H03M1/20
  • 一种模拟放大器,包括至少一条信号路径。至少一条信号路径中的每一条都延伸在输入端和输出端之间并且包括连接至输出端的负载设备和连接至输入端的晶体管。模拟放大器进一步包括选择性地耦合到至少一条信号路径之一的抖动电流源。抖动电流源能够通过旁路选定信号路径中的晶体管而为选定信号路径中的负载设备直接提供抖动电流。
  • 具有自动反馈校准的时间内插快闪型模数转换器-200980145038.5
  • 米科·沃尔塔力;康斯坦帝诺·帕拉 - NXP股份有限公司
  • 2009-11-13 - 2011-10-05 - H03M1/20
  • 将输入信号与(2N-1)个基准电压进行比较,以便生成(2N-1)个对应的二进制数值比较信号,通过可变延迟来对比较信号的至少一个进行延迟,并且检测已延迟信号与另一个比较信号之间的到达时间差值。基于检测到的到达时间差值,生成了时间内插信号,所述时间内插信号对最低有效位量化电平内的多个区段进行编码。基于所述比较信号和时间内插信号生成了M位输出数据。检测了M位输出数据的代码密度的不均匀性,并且基于所述检测改变所述延迟。
  • 高分辨率时间-数字转换器-200980107631.0
  • 孙博;杨兹翔 - 高通股份有限公司
  • 2009-03-03 - 2011-01-26 - H03M1/20
  • 本发明提供一种时间-数字转换器(TDC),其可具有比反相器的传播延迟精细的分辨率。在一个实例中,分数延迟元件电路接收TDC输入信号,并从其产生第二信号,其为第一信号的时移复制物。将所述第一信号供应到第一延迟线时戳电路(DLTC),且将所述第二信号供应到第二DLTC。所述第一DLTC产生第一时戳,其指示到达所述TDC的参考输入信号的沿与所述第一信号的沿之间的时间。所述第二DLTC产生第二时戳,其指示所述参考输入信号的所述沿与所述第二信号的沿之间的时间。所述第一和第二时戳经组合且一起构成高分辨率总TDC时戳,其具有比所述第一或第二时戳精细的分辨率。
  • 高精度模拟/数字转换方法及电路-200710057413.3
  • 林凌;李刚 - 天津大学
  • 2007-05-22 - 2007-11-14 - H03M1/20
  • 本发明公开了一种高精度模拟/数字转换方法及电路。将被测信号与一个锯齿波、三角波或其他伪随机高频扰动信号相加并积分,并在锯齿波、三角波或其他伪随机高频扰动信号的周期内高速采样,之后进行下抽样得到高精度的数字信号,检测精度大大高于所用模拟/数字转换器的分辨率。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top