[发明专利]一种节省面积的存储器数据读取锁存传输电路及控制方法有效

专利信息
申请号: 201811626481.1 申请日: 2018-12-28
公开(公告)号: CN109768797B 公开(公告)日: 2023-10-24
发明(设计)人: 汪齐方;陈涛 申请(专利权)人: 普冉半导体(上海)股份有限公司
主分类号: H03K19/20 分类号: H03K19/20;G11C16/26
代理公司: 上海元好知识产权代理有限公司 31323 代理人: 刘琰;贾慧琴
地址: 200000 上海*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明是一种节省面积的存储器数据读取锁存传输电路,包含:第一级cache、第二级cache、SA电路、第一传输NMOS管、第二传输NMOS管、数据读出控制电路;第一级cache通过第一传输NMOS管与SA电路连接,第二级cache通过第二传输NMOS管与SA电路连接,且数据读出控制电路与第二级cache连接;SA电路与cell array连接;第一级cache是锁存从cell array读到的数据;第二级cache是为了存储数据,以便在第一级cache读array数据的同时,向外读出数据,且在进行数据对比时,作为参考数据进行比较;第一级cache和第二级cache各设有2个三态反相器,其中至少一个三态反相器的结构是节省面积的三态反相器。
搜索关键词: 一种 节省 面积 存储器 数据 读取 传输 电路 控制 方法
【主权项】:
1.一种节省面积的三态反相器,其特征在于,是一个NMOS管和两个PMOS管的组合结构,或是一个PMOS管和两个NMOS管的组合结构;其中,一个NMOS管和两个PMOS管的组合结构是第一PMOS管的源极接电源VDD输入端,栅极接三态反相器第一控制信号,漏极接第二PMOS管的源极;第二PMOS管的栅极接三态反相器输入端,漏极接三态反相器输出端;所述NMOS管的源极接地,栅极接三态反相器输入端,漏极接三态反相器输出端;一个PMOS管和两个NMOS管的组合结构是PMOS管的源极接电源VDD输入端,栅极接三态反相器输入端,漏极接三态反相器输出端;第一NMOS管的漏极接三态反相器输出端,栅极接三态反相器输入端,源极接第二NMOS管的漏极;第二NMOS管的栅极接第二控制信号,源极接地。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于普冉半导体(上海)股份有限公司,未经普冉半导体(上海)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811626481.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top