[实用新型]一种基于ESP32芯片的时钟电路有效

专利信息
申请号: 201920886400.5 申请日: 2019-06-13
公开(公告)号: CN209962156U 公开(公告)日: 2020-01-17
发明(设计)人: 黄保伟;马龙 申请(专利权)人: 成都易联智通信息技术有限公司
主分类号: G06F1/04 分类号: G06F1/04;G06F1/10
代理公司: 31297 上海宏京知识产权代理事务所(普通合伙) 代理人: 赵朋晓
地址: 610000 四川省成都市高新区*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型提供一种基于ESP32芯片的时钟电路,包括电源管理单元、ESP32芯片、外部时钟芯片、晶振、可充电电池;所述ESP32芯片、所述可充电电池分别与所述电源管理单元电连接;所述ESP32芯片通过I2C接口与所述外部时钟芯片电连接;所述晶振、可充电电池分别与所述外部时钟芯片电连接。还包括一反相二极管,所述反相二极管的正极连接于3.3v电源,负极分别连接于所述可充电电池的一端、所述外部时钟芯片的一端。本实用新型的一种基于ESP32芯片的时钟电路,具有的有益效果是时钟电路功耗低、硬件成本低、降低了光伏监控数据丢失出错率。
搜索关键词: 外部时钟芯片 可充电电池 芯片 时钟电路 电连接 电源管理单元 本实用新型 二极管 晶振 监控数据 硬件成本 正极连接 负极 出错率 反相 功耗 光伏 电源
【主权项】:
1.一种基于ESP32芯片的时钟电路,其特征在于,包括电源管理单元、ESP32芯片、外部时钟芯片、晶振、可充电电池;所述ESP32芯片、所述可充电电池分别与所述电源管理单元电连接;所述ESP32芯片通过I2C接口与所述外部时钟芯片电连接;所述晶振、可充电电池分别与所述外部时钟芯片电连接。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都易联智通信息技术有限公司,未经成都易联智通信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201920886400.5/,转载请声明来源钻瓜专利网。

同类专利
  • 一种TEE下RPC机制下安全时钟的控制方法-201710145043.2
  • 樊永亮;潘朝阳 - 武汉融卡智能信息科技有限公司
  • 2017-03-10 - 2020-01-21 - G06F1/04
  • 本发明提供了一种TEE下RPC机制下安全时钟的控制方法,包括以下步骤:CA程序调用Client API;Client API调用Client Driver;Client Driver通过smc call切换到TEE OS,并执行对应TA并通过TA调用TEE SPI通信接口发送/接收数据;调用所述TEE中实现的时钟使能接口并通过RPC,向REE端发送时钟使能请求;Client Driver收到请求,并将请求分发至REE端时钟控制驱动;时钟控制驱动调用Linux时钟接口使能SPI驱动时钟,后经Client Driver返回TEE;安全SPI驱动开始IO操作,向SPI总线发送/接收TA需要的数据,本发明的安全时钟控制的方法相对于常规的方式控制SPI时钟具有调用步骤简单,效率高,以及在不安全环境里的操作也不会降低系统安全性。
  • 一种基于ESP32芯片的时钟电路-201920886400.5
  • 黄保伟;马龙 - 成都易联智通信息技术有限公司
  • 2019-06-13 - 2020-01-17 - G06F1/04
  • 本实用新型提供一种基于ESP32芯片的时钟电路,包括电源管理单元、ESP32芯片、外部时钟芯片、晶振、可充电电池;所述ESP32芯片、所述可充电电池分别与所述电源管理单元电连接;所述ESP32芯片通过I2C接口与所述外部时钟芯片电连接;所述晶振、可充电电池分别与所述外部时钟芯片电连接。还包括一反相二极管,所述反相二极管的正极连接于3.3v电源,负极分别连接于所述可充电电池的一端、所述外部时钟芯片的一端。本实用新型的一种基于ESP32芯片的时钟电路,具有的有益效果是时钟电路功耗低、硬件成本低、降低了光伏监控数据丢失出错率。
  • 一种校时服务器、系统及电子设备-201920830955.8
  • 关嘉浩;黄金海;许勇 - 浙江宇视科技有限公司
  • 2019-06-04 - 2020-01-14 - G06F1/04
  • 本实用新型提供了一种校时服务器、系统及电子设备,主要涉及电子设备领域。其中,校时服务器包括:接收单元、CPLD单元及接口单元,接收单元与CPLD单元电连接,CPLD单元与接口单元电连接,接口单元与一存储服务器连接;接收单元用于接收电波信息;CPLD单元用于提取电波信息中的标准时间信息,并存储标准时间信息;接口单元用于接收标准时间信息,并将标准时间信息传输至存储服务器,以使存储服务器进行时间校对。在本实用新型中,电波信息通过CPLD单元进行处理,存储服务器的主控芯片不参与工作,减少了存储服务器的资源消耗。同时,采用电波信息进行时间校对能够在离线的情况下准确地与标准时间信息自动校对,方案简单,成本较低,实用性强。
  • 一种不存在低电平交集的反向时钟发生电路-201921167418.6
  • 李富华;戴晶星;吴庆;殷嘉琳 - 苏州大学
  • 2019-07-24 - 2019-12-31 - G06F1/04
  • 通常用一组反向时钟在数字集成电路设计领域中具体应用时,可能会设置一个固定的复位端,也就是说要么时钟信号高电平时复位端释放,要么时钟信号低电平时复位端释放,如果一组反向时钟一定频率就会出现同时高电平,并且一定频率就会出现低电平,这样对电路的正常运行是极为不利的,因为复位端可能会被错误触发,增加系统的不稳定性,甚至导致整个电路瘫痪。为了解决以上问题,本实用新型提出一种不存在低电平交集的反向时钟发生电路,其通过复位端Reset、两个与非门以及延时器的组合,使得时钟发生电路的两个时钟信号产生延时和反向,保证了反向时钟在低电平时不会发生交集,从而使得数字集成电路设计多了一些选择性。
  • 一种硬盘背板、信号处理方法及介质-201910733490.9
  • 付水论 - 苏州浪潮智能科技有限公司
  • 2019-08-09 - 2019-12-13 - G06F1/04
  • 一种硬盘背板、信号处理方法及介质,包括:上行连接器、硬盘连接器和信号处理器;上行连接器,用于向信号处理器发送固态驱动器(SSD)的类型信号和时钟信号;信号处理器,用于接收SSD的类型信号和时钟信号,并根据SSD的类型信号确定是否向硬盘连接器发送时钟信号。本申请实现了参考时钟(REFCLK)类型的SSD和具有独立扩频时钟的独立重频时钟(SRIS)类型的SDD的兼容,从而极大程度地方便了硬盘背板所属服务器的使用和运维。
  • 一种具有时钟的电路装置-201920857441.1
  • 廖木;何健乐;何浚乐 - 北京随手精灵科技有限公司
  • 2019-06-06 - 2019-11-26 - G06F1/04
  • 本实用新型提出了一种具有时钟的电路装置,包括供电单元、时钟单元及主控单元,所述的供电单元连接所述的时钟单元及主控单元,所述的时钟单元包括微处理器、与所述的微处理器相连接的晶体单元,所述的晶体单元产生的时钟信号可通过I2C‑Bus总线传输到所述的主控单元。实施本实用新型的具有时钟的电路装置时,MCU仅需要在工作时提取此装置的时钟数据,通过I2C通信实现时钟计时,这样不仅是降低产品功耗,也减少软件开发工作量,同时大大减少产品开发周期。
  • 一种具有时钟参考源电路的信号发生器-201210533257.4
  • 曾磊;王悦;王铁军;李维森 - 北京普源精电科技有限公司
  • 2012-12-11 - 2019-11-15 - G06F1/04
  • 本发明实施例提供了一种具有时钟参考源电路的信号发生器,包括时钟参考源电路、信号产生及处理电路;其中,时钟参考源电路具体包括:信号输入端、时钟发生电路以及频率信号输出端;信号输入端,用于接收输入信号,并根据输入信号输出直流信号;时钟发生电路,用于根据直流信号生成频率信号,并将频率信号发送至所述的频率信号输出端;频率信号输出端,用于接收所述的频率信号,并向信号产生及处理电路输出频率信号;信号产生及处理电路,用于接收所述的频率信号,生成波形信号并将所述的波形信号进行放大、衰减处理后输出。解决了现有技术中的信号发生器均需借助现成时钟模块而造成的信号发生器成本过高且用户体验较差的缺陷的技术问题。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top