[发明专利]一种锗硅异质结晶体管抗单粒子效应的加固方法有效

专利信息
申请号: 202010355945.0 申请日: 2020-04-29
公开(公告)号: CN111508933B 公开(公告)日: 2023-09-19
发明(设计)人: 张晋新;郭红霞;付军;王玉东;欧阳晓平;潘霄宇;王信;孙静 申请(专利权)人: 西安电子科技大学
主分类号: H01L23/556 分类号: H01L23/556;H01L29/737
代理公司: 北京品源专利代理有限公司 11332 代理人: 孟金喆
地址: 710071 陕*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种锗硅异质结晶体管抗单粒子效应的加固方法,包括:在多个锗硅异质结晶体管中筛选出符合预设电学特性的锗硅异质结晶体管作为初选锗硅异质结晶体管;对初选锗硅异质结晶体管在预设偏置电压下进行伽马射线预辐照,以获取加固锗硅异质结晶体管;在多个加固锗硅异质结晶体管中筛选出符合预设电学特性的加固锗硅异质结晶体管作为抗单粒子效应锗硅异质结晶体管;根据相同激光脉冲能量且相同偏置电压条件下,初选锗硅异质结晶体管和抗单粒子效应锗硅异质结晶体的单粒子瞬态信号差异,获取最佳激光脉冲能量和最佳偏置电压。本发明以实现不通过改变工艺和器件结构,在低成本下实现晶体管抗单粒子效应的能力提升。
搜索关键词: 一种 锗硅异质 结晶体 管抗单 粒子 效应 加固 方法
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202010355945.0/,转载请声明来源钻瓜专利网。

同类专利
  • 一种锗硅异质结晶体管抗单粒子效应的加固方法-202010355945.0
  • 张晋新;郭红霞;付军;王玉东;欧阳晓平;潘霄宇;王信;孙静 - 西安电子科技大学
  • 2020-04-29 - 2023-09-19 - H01L23/556
  • 本发明提供一种锗硅异质结晶体管抗单粒子效应的加固方法,包括:在多个锗硅异质结晶体管中筛选出符合预设电学特性的锗硅异质结晶体管作为初选锗硅异质结晶体管;对初选锗硅异质结晶体管在预设偏置电压下进行伽马射线预辐照,以获取加固锗硅异质结晶体管;在多个加固锗硅异质结晶体管中筛选出符合预设电学特性的加固锗硅异质结晶体管作为抗单粒子效应锗硅异质结晶体管;根据相同激光脉冲能量且相同偏置电压条件下,初选锗硅异质结晶体管和抗单粒子效应锗硅异质结晶体的单粒子瞬态信号差异,获取最佳激光脉冲能量和最佳偏置电压。本发明以实现不通过改变工艺和器件结构,在低成本下实现晶体管抗单粒子效应的能力提升。
  • 半导体装置-201810895777.7
  • 竹本康男 - 铠侠股份有限公司
  • 2018-08-08 - 2023-08-22 - H01L23/556
  • 实施方式提供能抑制来自衬底或粘接层的放射线的影响的半导体装置。实施方式中的半导体装置具有衬底。半导体芯片的第1面上具有半导体元件。半导体芯片的与第1面为相反侧的第2面朝衬底的上表面而设在该衬底上。金属层设在半导体芯片的第2面与衬底的上表面之间。金属层采用的是α射线的射程比硅单晶短的金属材料。
  • 一种抗辐射增强型倒装类封装结构-202111554598.5
  • 孟德喜;章国涛;刘书利;王刚 - 中国电子科技集团公司第五十八研究所
  • 2021-12-17 - 2022-04-08 - H01L23/556
  • 本发明公开一种抗辐射增强型倒装类封装结构,属于集成电路封装领域。抗辐射增强型倒装类陶瓷封装结构包括陶瓷管壳、倒装类芯片、盖板和抗辐射增强型涂层;倒装类芯片置于所述陶瓷管壳的内部;盖板通过合金熔封工艺与所述陶瓷管壳组装互联;抗辐射增强型涂层置于所述倒装类芯片的上表面或所述盖板的内表面。抗辐射增强型倒装类塑料封装结构包括塑料基板、倒装类芯片、塑封料和抗辐射增强型涂层;倒装类芯片置于所述塑料基板的顶部;塑封料包封所述塑料基板和所述倒装类芯片;抗辐射增强型涂层置于所述倒装类芯片的顶表面或所述塑封料的顶表面。
  • 抗辐射固化锁存电路-201980036684.1
  • J·F·罗斯;J·A·贝尔纳德;J·T·玛塔 - BAE系统信息和电子系统集成有限公司
  • 2019-05-29 - 2021-01-08 - H01L23/556
  • 公开了一种抗辐射固化电子系统。抗辐射固化电子系统包括可重构模拟电路块、数字配置逻辑电路块以及连接在可重构模拟电路块与数字配置逻辑电路块之间的抗辐射固化隔离锁存电路。可重构模拟电路块包括多个模拟输入和输出。数字配置逻辑电路块包括多个数字输入和输出,用于通过一组配置数据来控制可重构模拟电路块的各种功能。当配置数据已被SEU损坏时,经过抗辐射固化隔离锁存电路可防止配置数据进入可重构模拟电路块。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top