[发明专利]基于全并行硬件逻辑的超高速流水线式五点中值滤波方法在审

专利信息
申请号: 202210678233.1 申请日: 2022-06-16
公开(公告)号: CN115079996A 公开(公告)日: 2022-09-20
发明(设计)人: 黄继业;谢辉;董哲康;何志伟;杨宇翔 申请(专利权)人: 杭州电子科技大学
主分类号: G06F7/24 分类号: G06F7/24;G06F7/02;G06F5/08;G06F17/18
代理公司: 暂无信息 代理人: 暂无信息
地址: 310018 浙江省杭州*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于全并行硬件逻辑的超高速流水线式五点中值滤波方法,包括如下步骤:S1、对输入一维有符号数序列x(n)进行五点数据缓存,并将数据的补码形式以特定时序并行输出;S2、对S1中输出的并行数据进行预处理;S3、对S2中预处理后的数据进行并行化两两比较,获取数据之间的大小关系,并将比较结果寄存至对应的大小关系寄存器中;S4、根据S2中预处理后的并行数据和S3中大小关系寄存器的值,计算冗余度输出中值索引号;S5、根据S4中计算所得中值索引号,利用MUX选择原始并行数据中相应索引号的索引值进行输出。该方法通过更少的比较次数、更少的时钟延迟输出中值滤波结果,消耗的硬件逻辑资源更少,计算延迟更低。
搜索关键词: 基于 并行 硬件 逻辑 超高速 流水线 五点 中值 滤波 方法
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州电子科技大学,未经杭州电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202210678233.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top