[发明专利]存储器系统和存储器系统的操作方法在审

专利信息
申请号: 202211396943.1 申请日: 2022-11-09
公开(公告)号: CN116932429A 公开(公告)日: 2023-10-24
发明(设计)人: 金正贤;崔志熏 申请(专利权)人: 爱思开海力士有限公司
主分类号: G06F12/1081 分类号: G06F12/1081;G06F13/16;G06F11/14;G06F11/30;G06F11/32
代理公司: 北京市金杜律师事务所 11256 代理人: 李兴斌;李春辉
地址: 韩国*** 国省代码: 暂无信息
权利要求书: 暂无信息 说明书: 暂无信息
摘要: 根据本公开的实施例,可以提供一种存储器系统和存储器系统的操作方法,包括:可直接从外部设备访问的主机可访问区域;将关于主机可访问区域的信息传输到外部存储器;根据紧急事件从外部设备接收基于关于主机可访问区域的信息生成的直接存储器访问请求;以及响应于直接存储器访问请求向外部设备提供对主机可访问区域的直接存储器访问。
搜索关键词: 存储器 系统 操作方法
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202211396943.1/,转载请声明来源钻瓜专利网。

同类专利
  • 存储器系统和存储器系统的操作方法-202211396943.1
  • 金正贤;崔志熏 - 爱思开海力士有限公司
  • 2022-11-09 - 2023-10-24 - G06F12/1081
  • 根据本公开的实施例,可以提供一种存储器系统和存储器系统的操作方法,包括:可直接从外部设备访问的主机可访问区域;将关于主机可访问区域的信息传输到外部存储器;根据紧急事件从外部设备接收基于关于主机可访问区域的信息生成的直接存储器访问请求;以及响应于直接存储器访问请求向外部设备提供对主机可访问区域的直接存储器访问。
  • DAX设备地址转换缓存方法及系统-202010357810.8
  • 熊子威;蒋德钧;熊劲 - 中国科学院计算技术研究所
  • 2020-04-29 - 2023-09-12 - G06F12/1081
  • 本发明提出一种DAX设备地址转换缓存方法及系统,包括:构建由映射文件首地址寄存器MFA、对象偏移寄存器OFS、文件编号寄存器FID和地址转换表构成的DAX地址转换缓存;根据地址转换函数,将持久化地址内文件编号和持久化地址内对象偏移分别写入该文件编号寄存器和该对象偏移寄存器;快表将CPU发出的虚拟地址转换为物理地址,DAX地址转换缓存将通过该文件编号寄存器内存储的数据检索该地址转换表,将检索结果对应的首地址和对象偏移寄存器内数据相加,得到直接访问地址,并将该直接访问地址作为该虚拟地址的转换结果反馈给CPU。本发明可将地址转换函数的指令开销减少一半,并极大增强其处理多映射文件的效率。
  • 电路和方法-202211222616.4
  • O·H·乌伦霍尔特 - ARM有限公司
  • 2022-10-08 - 2023-04-07 - G06F12/1081
  • 一种电路包括:存储器访问电路,用于通过将虚拟存储器地址空间中的虚拟存储器地址映射到物理存储器地址空间中的物理存储器地址来控制存储器访问,存储器访问电路被配置为提供稀疏映射,在稀疏映射中,虚拟存储器地址空间的映射子集被映射到物理存储器,同时虚拟存储器地址空间的未映射子集未映射,存储器访问电路被配置为丢弃对虚拟存储器地址空间的未映射子集中的虚拟存储器地址的写操作;处理电路,用于执行定义处理操作的程序代码以生成处理后的数据,并且将处理后的数据存储在适用于处理操作的虚拟存储器地址空间的存储器区域中;检测器电路,用于检测存储器区域是否完全在虚拟存储器地址空间的未映射子集内;以及控制电路,用于响应于由检测器电路检测到适用于处理操作的存储器区域完全在虚拟存储器地址空间的未映射子集内而禁止处理操作的完成。
  • 具有工作存储器的计算单元用的存储器直接访问控制装置-201710218352.8
  • E.贝克尔;A.奥厄;E.施洛特曼 - 罗伯特·博世有限公司
  • 2017-04-05 - 2023-04-07 - G06F12/1081
  • 本发明涉及一种用于具有工作存储器的计算单元的存储器直接访问控制装置,其中,所述存储器直接访问控制装置具有一种连接部,该连接部用于将该存储器直接访问控制装置与总线系统相连接,所述总线系统将计算单元与工作存储器相连接。其中该存储器直接访问控制装置被构造用于实施下述步骤:‑从与总线系统相连的目标模块中读取第一控制信息;‑根据所述第一控制信息来确定在目标模块中的至少一个第一目标地址;‑在使用由工作存储器至目标模块的存储器直接访问的情况下,将数据由工作存储器传输至目标模块的至少一个第一目标地址处。
  • 数据传输方法和数据传输装置-202011353620.5
  • 沈祥;卢一帆;李凯 - 成都海光微电子技术有限公司
  • 2020-11-27 - 2023-01-31 - G06F12/1081
  • 一种数据传输方法和数据传输装置。该数据传输方法包括:获取第一存储单元和第二存储单元的数据交换信息,数据交换信息包括第一存储单元的数据的第一源起始地址和第一传输数据量以及第二存储单元的数据的第二源起始地址和第二传输数据量,第一传输数据量的数据包括N个第一数据序列,第二传输数据量的数据包括M个第二数据序列;基于数据交换信息,从第一存储单元中读取N个第一数据序列至第一缓存单元,从第二存储单元中读取M个第二数据序列至第二缓存单元,在从第一存储单元中依次读取N个第一数据序列的过程中,从第二存储单元中依次读取M个第二数据序列;N和M为大于等于1的整数。该数据传输方法可以提高数据交换的效率。
  • 一种数据调度方法、装置及系统-201910482646.0
  • 周松江;李圣辰;刘明 - 北京邮电大学
  • 2019-06-04 - 2023-01-03 - G06F12/1081
  • 本发明实施例提供了一种数据调度方法、装置及系统,方法包括:接收来自不同请求模块的读数据请求,读数据请求包括目标数据地址;确定最大等待时长的请求模块,作为目标请求模块;根据目标请求模块的读数据请求中包含的目标数据地址,获取目标数据,并将目标数据反馈至目标请求模块;更新目标请求模块的响应时间。避免某个请求模块长时间得不到响应而处于等待状态。
  • 数据处理方法及装置-202110002058.X
  • 徐龙增;陈娜娜;张国花;郎学政;张正阳 - 潍柴动力股份有限公司
  • 2021-01-04 - 2022-11-29 - G06F12/1081
  • 本申请提供一种数据处理方法及装置,在ECU上电后,向除MCU的RAM地址范围之外的其他地址写数据,从写入数据的地址中读取数据并确定同一地址写入的数据和读取到的数据是否相同;若确定写入的数据和读取到的数据相同,则确定ECU为标定ECU,将全部虚拟地址映射到标定RAM地址,以对映射到标定RAM地址中的数据进行标定;若确定写入的数据和读取到的数据不同,则确定ECU为产品ECU,将部分虚拟地址映射到标定RAM地址。这样通过将一套集成了采用标定ECU进行发动机性能试验和采用产品ECU进行发动机性能试验的程序刷写至MCU中就可以执行对应的程序以进行发动机性能试验。
  • 直接访问内存物理地址的方法和装置、系统及存储介质-202111510128.9
  • 聂世忠;张瑞忠 - 北京镁伽科技有限公司
  • 2021-12-10 - 2022-04-15 - G06F12/1081
  • 本发明提供一种直接访问内存物理地址的方法和装置、系统及存储介质。直接访问内存物理地址的方法应用于操作系统的内核外的应用模块,该方法包括:获取当前进程在用户空间对应的目标内存物理地址;根据映射关系将目标内存物理地址映射为目标内存虚拟地址;直接访问目标内存虚拟地址。该技术方案无需将数据拷贝到内核空间中,数据传输访问过程简单,程序开发效率更高,且可以避免系统瘫痪,从而安全性高。
  • 加速存储器存取的电子装置及方法-202111232517.X
  • 杨群祎;焦洋;相晋;崔廷立;贵兴林 - 上海兆芯集成电路有限公司
  • 2021-10-22 - 2022-01-21 - G06F12/1081
  • 一种电子装置包括存储器及集成电路。存储器包括多个存储页。集成电路依据映射表,依序将多个虚拟地址对应地转换为多个物理地址。集成电路包括地址重映射单元。当该多个虚拟地址所对应的该多个物理地址不在存储器中的同一存储页时,地址重映射单元依据当前所依序存取的该多个虚拟地址是否超出预取地址,预先存取该多个物理地址中不属于该同一存储页的至少一个物理地址。
  • 一种地址转换方法、装置、电子设备及储存介质-201910165351.0
  • 高巨鑫;李雪峰 - 龙芯中科技术股份有限公司
  • 2019-03-05 - 2021-12-03 - G06F12/1081
  • 本发明实施例提供了一种地址转换方法、装置、电子设备及储存介质,该方法包括:根据获取到的转换指令,确定待转换地址信息;根据所述待转换地址信息,利用地址关联关系,在内核中获取所述转换指令对应的目标地址;由于地址关联关系是基于预先按照预设写入策略存储在内存中的地址信息所生成的第一类型所对应的第一数组的地址信息与第二类型所对应的第二数组的地址信息之间的映射关系,因此,能够根据转换指令所确定的待转换地址信息,基于该地址关联关系实现目标地址与待转换地址之间的互相转换,操作简单,实现在不同的操作系统上的通用性,进而能够提高操作系统的灵活性。
  • 一种基于非易失性内存的键值存储系统和内存访问方法-201911140312.1
  • 华宇;刘心馨 - 华中科技大学
  • 2019-11-19 - 2021-12-03 - G06F12/1081
  • 本发明公开了一种基于非易失性内存的键值存储系统和内存访问方法,属于信息存储领域。包括:使用日志结构存储数据,数据为固定大小的带有校验码的键值对,日志结构包括头结点数组,其包含头结点编号和链接日志区域指针的对应关系,每个头结点有唯一编号;使用哈希表存储元数据,元数据表示键值对的地址信息;哈希表的表项包含:key、头结点编号和8字节原子写区域。本发明利用8字节原子更新特性来确保元数据一致性,8字节原子写区域包含旧版本数据的地址,发生故障时能正确地恢复到旧版本。客户端将待写数据传输到服务器日志中的目标内存地址,从而不需要冗余副本和消耗服务器的中央处理器;通过验证数据的校验码,检测读取数据的不完整性。
  • 一种转换地址的缓存处理方法及装置-202110498646.7
  • 罗犇 - 阿里巴巴新加坡控股有限公司
  • 2021-05-08 - 2021-08-24 - G06F12/1081
  • 本发明公开了一种转换地址的缓存处理方法及装置,涉及数据缓存技术领域,本发明的主要目的在于提高PCIe设备的地址访问效率。本发明主要的技术方案为:在地址转换缓存模块的地址翻译条目中设置标记位,地址翻译条目用于存储具有映射关系的虚拟地址与物理地址,标记位用于存储标识地址翻译条目重要程度的标签信息;根据写入第一寄存器的虚拟地址,将虚拟地址以及对应的物理地址存入一个地址翻译条目中,并在对应的标记位中标记第一标签;根据直接存储器访问的虚拟地址,在地址转换缓存模块中匹配对应的地址翻译条目;在未匹配成功时,将利用地址转换服务获取的虚拟地址以及对应的物理地址存入地址翻译条目中,并在对应的标记位中标记第二标签。
  • 数据访问方法、装置及存储介质-202010117250.9
  • 刘洋 - 华为技术有限公司
  • 2020-02-25 - 2021-05-11 - G06F12/1081
  • 本申请公开了一种数据访问方法、装置及存储介质,属于数据存储技术领域。在本申请中,存储设备可以按照客户端发送的第一数据写请求中携带的业务逻辑空间的地址,确定目标硬盘,以及与业务逻辑空间对应的硬盘逻辑空间的地址,进而按照硬盘逻辑空间的地址,将目标数据写入目标硬盘中。也即是,客户端通过业务逻辑空间的地址来访问存储设备,在存储设备内部,将业务逻辑空间的地址转换为硬盘逻辑空间的地址,硬盘根据所述硬盘逻辑空间的地址写入数据,由此可见,只需要进行一次地址转换,节省了开销,也提高了数据读写效率。
  • 一种DMA数据传输方法及系统-201711461195.X
  • 马帅 - 龙芯中科技术股份有限公司
  • 2017-12-28 - 2021-01-22 - G06F12/1081
  • 本发明实施例提供了一种DMA数据传输方法及系统;所述方法应用于主板,所述主板包括主处理器、主内存、系统总线、桥片、桥片内存、DMA控制器、外设;主内存、桥片分别通过系统总线与主处理器连接;桥片内存、DMA控制器、外设分别与桥片连接;所述方法包括:当检测到针对该外设的数据传输请求时,将预设的该桥片内存的物理地址空间分配为针对该外设的DMA缓冲区;该桥片内存的物理地址空间与该主内存中存储的内核的虚拟地址空间已建立映射;获取该外设的存储地址空间,以及与该DMA缓冲区对应的内核的虚拟地址空间;调用该DMA控制器,通过该外设的存储地址空间、该内核的虚拟地址空间,控制该外设与该桥片内存之间的数据传输;提高了DMA数据传输的性能。
  • 使用签名的地址验证-201910110123.3
  • B.C.塞雷布林 - 谷歌有限责任公司
  • 2016-05-13 - 2020-07-21 - G06F12/1081
  • 用于生成签名的地址的、包括在计算机存储介质上编码的计算机程序的方法、系统和装置。所述方法中的一个包括:通过组件从设备接收多个第一请求,每个第一请求用于物理地址并且包括虚拟地址,由所述组件使用所述虚拟地址确定第一物理地址,生成用于第一物理地址的第一签名,并且为所述设备提供包括第一签名的响应;从设备接收多个第二请求,每一个第二请求用于访问第二物理地址并且包括第二签名,对于所述多个第二请求中的每一个,由所述组件使用第二签名确定第二物理地址是否是有效的,并且对于第二物理地址被确定为有效的每一个第二请求,向对应的第二请求提供服务。
  • 一种多核SoC中DMA模块的功能验证方法-201910597031.2
  • 李丽;董英雷;程开丰;赵毅峰;徐瑾;沈思睿;杨一博 - 南京大学
  • 2019-07-03 - 2019-10-18 - G06F12/1081
  • 本发明涉及了一种多核SoC中DMA模块的功能验证方法,具体步骤为:首先建立基于有向二分图的多核SoC中DMA模块抽象配置模型;然后采用等价类划分算法将原本扁平无序的配置空间转换成了三层的配置空间树;接着采用深度优先算法对配置空间树的叶子节点集进行遍历,得到包含高层次配置信息的无冗余全覆盖叶子节点序列;最后通过内核相关的DMACfg转换函数将每个叶子节点转换成实际DMA的配置信息。有益效果:本发明的证方法可以在保证完备的功能覆盖率基础上最小化验证配置激励集。
  • 一种基于PCIE的高速数据传输系统及方法-201810571824.2
  • 杨琳琳 - 郑州云海信息技术有限公司
  • 2018-05-30 - 2018-11-27 - G06F12/1081
  • 本发明公开了一种基于PCIE的高速数据传输系统及方法,所述高速数据传输系统包括主机、FPGA模块以及PCIE总线,所述PCIE总线用于连接主机与FPGA模块之间的快速通讯,所述主机、FPGA模块均带有插接PCIE总线的PCIE接口,所述主机为PCIE总线的主端,FPGA模块为PCIE总线的从端,用以对DMA的完成读写操作。本发明的高速数据传输系统及方法,在主机和FPGA模块之间主控DMA、地址映射、中断等,提高了数据传输的速度且保证了数据传输的可靠性,可应用在一些与主机进行高速数据交互的设备,如数据采集卡、FPGA加速卡等。
  • 用于控制功能组件的存储器使用的方法和设备-201410549470.3
  • 维莱·哈利沃里;卡里·卡穆宁;茱哈马蒂·库西萨里 - 特拉博斯股份有限公司
  • 2014-10-16 - 2018-04-13 - G06F12/1081
  • 本发明涉及用于控制功能组件的存储器使用的方法和设备。本发明涉及控制例如路由器或交换机的网络接口的功能组件的存储器使用。被组织成包括虚拟存储器页的虚拟存储器的一部分被保留(201)用于功能组件的使用。在虚拟存储器页和以物理存储器实现的物理存储器区域之间形成(202)映射,并且将提供对于物理存储器区域的访问的数据项写入(203)一个或多个物理存储器区域。功能组件被启用,以直接访问被映射到虚拟存储器页的物理存储器区域,使得借助映射和与所述虚拟存储器页相关的虚拟存储器地址,从物理存储器读取(204)对于该物理存储器区域提供访问的数据项,并且该读取的数据项被传递(205)到该功能组件。
  • 用于使用可变大小快闪转换层的方法及设备-201410407145.3
  • 厄尔·T·科恩 - LSI公司
  • 2014-08-18 - 2017-11-14 - G06F12/1081
  • 本发明揭示用于使用可变大小快闪转变层的方法及设备。步骤(A)接收从非易失性存储器读取对应于逻辑块地址的数据的读取请求。步骤(B)读取映射的特定条目以获得(i)所述非易失性存储器的特定页的物理地址,(ii)所述特定页中到先前存储的经压缩数据的偏移,及(iii)所述经压缩数据的长度。所述特定条目与所述逻辑块地址相关联。步骤(C)将所述偏移及所述长度转换为(i)所述特定页中的给定读取单元的地址,及(ii)待读取的所述读取单元的数目。步骤(D)从所述特定页读取从所述给定读取单元开始的至多所述数目个所述读取单元。偏移及长度粒度比一个读取单元精细。
  • 一种带宽粒度可变的微波数字柔性转发方法-201510395524.X
  • 李辉;张春晖;张梦瑶;岳田;庞宗强;王薇;刘立青 - 中国电子科技集团公司第五十四研究所
  • 2015-07-08 - 2017-10-03 - G06F12/1081
  • 本发明公开了一种带宽粒度可变的微波数字柔性转发方法,它涉及通信领域中数字信号处理的滤波、抽取以及电路交换等技术。它通过对原有成熟的微波数字柔性转发技术进行进一步适用性改造,采用高效实现算法,尽量减少设备的功耗,且可通过配置参数在保持设计架构不变的前提下,兼容不同的信道化处理带宽。本发明通过改变存储器存储深度可灵活调整兼容不同的处理带宽,而整体结构不用调整,具有设备功耗低、可扩展能力强、处理带宽可变、处理分路路数灵活可变等优点,适用于同时处理多路信号且带宽粒度可变的场合。
  • 一种具有智能优化循环指令模块功能的自学习系统-201410053674.8
  • 景蔚亮;陈邦明 - 上海新储集成电路有限公司
  • 2014-02-17 - 2017-08-25 - G06F12/1081
  • 本发明提供了一种具有智能优化循环指令模块功能的自学习系统,在原有处理器系统或微处理器系统内配置分层非易失性静态随机访问存储器(nvSRAM)和系统监测统计模块,所述分层非易失性静态随机访问存储器通过系统总线与处理器或微控制器相连。系统监测统计模块在系统关闭的时候,把一定时期内系统最频繁访问的具有一定循环次数和一定规模的循环指令模块存放在有多层存储空间的nvSRAM中。本发明的技术方案在保持系统高性能的基础上节省了大量访问功耗。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top