[发明专利]随机噪声产生器和用于产生随机噪声的方法无效

专利信息
申请号: 200510103200.0 申请日: 2005-09-20
公开(公告)号: CN1753310A 公开(公告)日: 2006-03-29
发明(设计)人: 小罗伯特·H·米勒 申请(专利权)人: 安捷伦科技有限公司
主分类号: H03L1/00 分类号: H03L1/00;H03K3/84
代理公司: 北京东方亿思知识产权代理有限责任公司 代理人: 王怡
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种随机噪声信号产生电路,其包括生成随机噪声信号的随机噪声源、放大随机噪声信号以生成放大的随机噪声信号的放大电路、具有DC偏差校正电路的反馈环路,以及求和器。DC偏差校正电路对放大的随机噪声信号的反馈部分进行处理以生成DC偏差校正信号。求和器对随机噪声源所生成的随机噪声信号与DC偏差校正信号求和,以生成求和信号。求和器电耦合到放大电路,以将求和信号提供到放大电路。放大电路将求和信号放大以生成随机噪声输出信号。
搜索关键词: 随机 噪声 产生器 用于 产生 方法
【主权项】:
1.一种随机噪声信号产生电路,包括:随机噪声源,其生成随机噪声信号;放大电路,其放大所述随机噪声信号以生成放大的随机噪声信号;反馈环路,其具有DC偏差校正电路,所述反馈环路使所述放大的随机噪声信号的反馈部分通过所述DC偏差校正电路,以生成DC偏差校正信号;以及求和器,其对所述随机噪声源所生成的随机噪声信号与所述DC偏差校正信号求和以生成求和信号,所述求和器电耦合到所述放大电路以将所述求和信号提供到所述放大电路,所述放大电路将所述求和信号放大以生成随机噪声输出信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安捷伦科技有限公司,未经安捷伦科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510103200.0/,转载请声明来源钻瓜专利网。

同类专利
  • 包括变抗器电路的振荡器及其操作方法-201810811285.5
  • 宋坰锡;金刚直;成昌庆;郑滢峻 - 三星电子株式会社
  • 2018-07-23 - 2023-10-20 - H03L1/00
  • 提供了一种振荡器和用于操作振荡器的方法。该振荡器包括:控制电压发生器,被配置为基于对接收到的电源电压进行分压来生成控制电压;偏移电压发生器,被配置为基于对接收到的电源电压进行分压来生成偏移电压;锁相环(PLL),包括变抗器电路,所述变抗器电路被配置为基于所述控制电压和所述偏移电压来修改电容;以及校准逻辑电路,被配置为基于振荡信号向所述控制电压发生器提供选择控制信号,并且被配置为基于所述振荡信号向所述偏移电压发生器提供偏移控制信号。
  • 一种具有极小输出抖动的双vco锁相环电路-202310320597.7
  • 赵晓翠;张智印;肖文勇 - 杭州雄迈集成电路技术股份有限公司
  • 2023-03-29 - 2023-07-07 - H03L1/00
  • 本申请涉及锁相环电路技术领域,公开了一种具有极小输出抖动的双vco锁相环电路,包括:信号传输网络、补偿网络、反馈网络、压控振荡器一、高阻抗单位增益稳压源和压控振荡器二,本申请通过将输出设计在环路外,且通过高阻抗单位增益稳压源隔离,不受环路噪声影响,其次,输出通过被稳压控制的压控振荡器二产生,从而输出中不存在非理想Vc产生的抖动,因此,双压控振荡器(即双vco)的设计可以解决现有方案中环路及Vc对输出产生的影响,可以得到一个极小抖动甚至抖动为0的锁相环电路。
  • RC振荡时钟的校准电路、校准方法、芯片和电子设备-202310361829.3
  • 元恒敏;张培卓;邱汉安;戴杰 - 归芯科技(深圳)有限公司
  • 2023-03-30 - 2023-06-23 - H03L1/00
  • 本发明提供一种RC振荡时钟的校准电路、校准方法、芯片和电子设备,包括:RC振荡器,用于输出RC振荡时钟,且RC振荡器内设置有细调电容阵列和粗调电容阵列;参考时钟模块,用于输出参考时钟;第一计数模块,用于以多个RC振荡时钟的周期作为第一时间窗口对参考时钟的周期进行计数;第一比较模块,用于比较参考时钟的实际计数值和参考时钟的基准计数值,得到RC振荡时钟的频率偏差;校准模块,用于根据RC振荡时钟的频率偏差计算得到细调整值,RC振荡器还用于根据细调整值去调整细调电容阵列的比特位,以调整RC振荡时钟的频率。本发明能够在既满足校准精度的同时可以最大限度的节省功耗。
  • 一种太赫兹信号发生器幅度校正方法-202310246606.2
  • 江丹;凌云志;张煜;安宇宁 - 中电科思仪科技(安徽)有限公司
  • 2023-03-10 - 2023-06-23 - H03L1/00
  • 本发明公开了一种太赫兹信号发生器幅度校正方法,属于太赫兹技术领域,本发明方法包括首先让太赫兹信号发生器发射多音信号,并用分析仪进行接收,得到频率响应;其次,根据获取的频率响应生成补偿滤波器系数;最后将发射的太赫兹信号经过利用补偿滤波器系数,从而使平坦度特性得到校正。本发明针对太赫兹信号发生器进行幅度校正,消除了太赫兹频段器件非线性增益导致的幅度一致性变差的问题。
  • 电路装置、振荡器、电子设备以及移动体-201811522885.6
  • 羽田秀生;堤昭夫 - 精工爱普生株式会社
  • 2018-12-13 - 2023-06-20 - H03L1/00
  • 提供电路装置、振荡器、电子设备以及移动体,能够减少因对振荡电路的振荡频率进行控制的控制电压产生的电压变动而导致的振荡频率的变动。电路装置包含:振荡电路,其具有驱动电路和可变电容电路,该驱动电路对振子进行驱动,该可变电容电路与振荡环连接,该振荡环包含振子和驱动电路;以及D/A转换电路,其对频率控制数据进行D/A转换,输出作为差分信号的D/A转换电压信号的第1电压信号和第2电压信号。可变电容电路具有:第1可变电容式电容器,其一端被输入第1电压信号,另一端被输入第1偏置电压;以及第2可变电容式电容器,其一端被输入第2电压信号,另一端被输入第2偏置电压。
  • 一种频偏控制晶体振荡电路-201611180266.4
  • 卓春坛;刘俊秀;刘敬波;石岭 - 深圳开阳电子股份有限公司
  • 2016-12-19 - 2023-06-16 - H03L1/00
  • 本发明公开一种频偏控制晶体振荡电路,包括NMOS管N1、连接在NMOS管N1栅极与漏极之间的频偏控制电路、电阻Rf以及选频网络,以及连接频偏控制电路输入端的可编程电流源;频偏控制电路输出端连接外部的频偏检测模块的输入端,可编程电流源输入端连接外部的频偏检测模块的输出端;频偏控制电路接收振荡信号,根据可编程电流源输出的控制参数调整信号频偏,输出调整后的信号;可编程电流源根据外部的频偏检测模块反馈的配置参数,设置相应的控制参数输出至频偏控制电路。本发明通过可编程电流源将外部的频偏检测模块反馈的信号频偏大小,设置相应的控制参数给频偏控制电路,使调整后的信号频偏更符合用户需求,使输出信号频率更稳定。
  • 基于合成器的环内混频式锁相环-201911138488.3
  • 侯照临;王枫;蔡雪芳;张文锋;刘武广;陈昌锐 - 中国电子科技集团公司第二十九研究所
  • 2019-11-19 - 2023-05-05 - H03L1/00
  • 本申请涉及一种基于合成器的环内混频式锁相环。以解决现有复杂环内混频式锁相环频率预置问题,并综合提升其基础参数指标。本申请频率预置模式形成电路,用于根据第一参考信号形成第一工作电压;环内混频电压形成电路,用于根据合成器输出的外部反馈信号,形成第二工作电压;合成器,当环内混频式锁相环工作在第一工作电压、第二工作电压时,分别对应工作于频率预置模式、环内混频模式;通过频率预置模式与环内混频模式两个工作模式的切换,合成器锁定振荡信号频率等于或接近于目标频率;其中,环内混频式锁相环首先工作于频率预置模式。
  • 一种用于对终端设备进行校准的方法及系统-202211719779.3
  • 洪岩;王招凯;李谨言;彭夕 - 航天信息股份有限公司
  • 2022-12-30 - 2023-04-14 - H03L1/00
  • 本发明公开了一种用于对终端设备进行校准的方法及系统,该方法包括:响应于检测到终端设备从低功耗模式切换到正常工作模式,获取位于所述终端设备外部的外部晶体所产生的外部振荡信号;对外部振荡信号进行信号检测,基于外部振荡信号的信号检测结果确定是否需要对所述终端设备内部的时钟模块的匹配振荡电路进行参数调整;当需要对所述终端设备内部的时钟模块的匹配振荡电路进行参数调整时,关闭所述匹配振荡电路;基于所述外部振荡信号的信号检测结果,对所述匹配振荡电路的电路参数进行参数调整以获得经过调整的电路参数;以及重新启动所述匹配振荡电路,以使得经过重新启动的匹配振荡电路基于经过调整的电路参数以正常状态来运行。
  • 一种数控振荡器的频率校准方法-202111210368.7
  • 李健平;万海军;常华东;张跃玲 - 苏州聚元微电子股份有限公司
  • 2021-10-18 - 2023-03-10 - H03L1/00
  • 本发明公开了一种芯片上数控振荡器(DCO:digitally controlled oscillator)的频率校准方法,属于芯片的设计技术领域,该方法包括:基于芯片上对温度不敏感的RC时间常数,对一个或多个DCO的频率进行比较精确的校准;本发明,通过逐步递减搜索法,消除了电压比较器的延时对DCO频率校准精度的影响;本发明,通过交换电压比较器的正负输入端,求得两次频率校准中DCO周期计数的平均值,从而消除了电压比较器的输入失调电压对频率校准精度的影响;本发明的方法简单而高效,对含有一个或多个DCO的芯片,只需要在自动测试设备(ATE)上测量其中一个DCO的频率一次;本发明不需要参考时钟和锁相环,从而实现低成本、高精度地对一个或多个DCO的频率检测和设置。
  • 振荡装置-202110949723.6
  • 谢万霖;陈昱良;许尔硕;陈志恂;高笙翔 - 台湾晶技股份有限公司
  • 2021-08-18 - 2023-01-24 - H03L1/00
  • 本发明公开一种振荡装置,其包括一第一石英晶体谐振器、一驱动电路、一第一缓冲器、一衰减器、一第二石英晶体谐振器与一第二缓冲器。第一石英晶体谐振器与第二石英晶体谐振器分别具有第一谐振频率与第二谐振频率。驱动电路驱动第一石英晶体谐振器产生具有第一谐振频率的一第一振荡信号,第一缓冲器利用第一振荡信号产生一第一时脉信号,衰减器减少第一时脉信号的波形摆动幅度,以产生一衰减信号。第二石英晶体谐振器整流衰减信号,以产生具有第二谐振频率的一第二振荡信号,第二缓冲器利用第二振荡信号产生一第二时脉信号。
  • 一种震动补偿装置、相关设备及相关方法-202110573550.2
  • 伍伟;李浩;王锦辉;王良 - 华为技术有限公司
  • 2021-05-25 - 2022-11-25 - H03L1/00
  • 本申请实施例提供了一种震动补偿装置、相关设备及相关方法,用于将时钟振荡器中的谐振器受到的外界振动影响所引起的频率误差抵消,以提升时钟振荡器的性能,提升时钟振荡器所输出的时钟信号的准确性。其中,震动补偿装置在工作过程中,该装置中的震动检测模块用于向该装置中的补偿控制模块发送第一信号,其中,该第一信号用于指示时钟振荡器中的谐振器受到的外界震动影响;此外,该装置中的补偿控制模块用于根据该第一信号得到第二信号,该第二信号用于指示对该外界震动影响进行补偿,以获得经过补偿的时钟信号。
  • 基于时钟计时器驯服锁频环系统-202110506027.8
  • 戴仁寿;林楠林 - 深圳市麒博精工科技有限公司
  • 2021-05-10 - 2022-10-18 - H03L1/00
  • 本发明公开一种基于时钟计时器驯服锁频环系统,包括时钟选择开关,CPU时钟控制系统,DAC转化器,待驯服的压控晶振器,可控编程时钟产生器;所述CPU时钟控制系统包括时钟选择控制器,外时钟驱动的计时器,内时钟驱动的计时器,时钟输入器,CPU处理器;所述时钟选择开关将时钟信号输入至该CPU时钟控制系统,该CPU时钟控制系统通过DAC转化器控制所述待驯服的压控晶振器;所述待驯服的压控晶振器通过可控编程时钟产生器将时钟信号输入至时钟输入器;所述CPU时钟控制系统控制该可控编程时钟产生器。本发明在于提供一种成本低,灵活性强,可靠性高,结构简单的一种基于时钟计时器驯服锁频环系统。
  • 一种抗震效果好的频率综合器-202123166105.9
  • 陈仕玉;裘伟俊;苏祎珺 - 南京朗驰瑞泰电子信息技术有限公司
  • 2021-12-16 - 2022-10-04 - H03L1/00
  • 本实用新型涉及一种抗震效果好的频率综合器,包括柜体,所述柜体的内部活动安装有保护仓,所述柜体的正面活动安装有盖板,所述保护仓的内部活动安装有安装板,所述安装板的正面固定安装有插盒本体,所述安装板正面的左右两侧均固定连接有连接板,所述保护仓的左右两侧内壁均固定连接有橡胶支撑块,所述保护仓的外侧设置有减震机构,所述减震机构包括橡胶限位块。该抗震效果好的频率综合器,通过设置缓冲机构,可通过缓冲弹簧、橡胶支撑座、橡胶限位块和活塞板对插盒本体上下两侧的震动进行有效缓冲,又通过设置橡胶支撑块,可对插盒本体左右两侧的震动进行有效缓冲,多方位减震,使得频率综合器的抗震效果更高。
  • 数模转换器-202080065834.4
  • Y-H·曾;K·纳加拉简 - 高通股份有限公司
  • 2020-08-28 - 2022-05-13 - H03L1/00
  • 数模转换器(DAC)包括:多个DAC晶体管器件,具有输入侧和输出侧,输入侧被配置为基于数字输入信号而被选择性地耦合到系统电压并且输出侧被配置为提供模拟输出信号;与DAC晶体管器件的输入侧耦合的多个非DAC晶体管器件,非DAC晶体管器件被配置为可变电阻;以及被配置为调整非DAC晶体管器件的偏置的控制电路。
  • 晶振频率校准电路、方法、芯片及电子设备-202210060995.5
  • 刘惠民 - 珠海泰芯半导体有限公司
  • 2022-01-19 - 2022-05-13 - H03L1/00
  • 本申请实施例公开了一种晶振频率校准电路、方法、芯片及电子设备,涉及校准领域。本申请根据预设的负载容值确定晶振的两个电容组的目标值,处理器控制各个开关的开启或闭合实现电容组的充电和充电时间的测量,处理器根据计数器测量的充电时间、恒流源的充电电流计算电容组的容值,根据计算的容值和目标值之间的差值对电容组中的可调电容进行容值调节,直到两个电容组的容值等于目标值,本申请实现根据晶振的实际需求自动匹配容值,从而使得晶振的谐振频率的精度满足要求,整个校准过程不需要人工的参与,可以节省晶振校准环节耗费的时间和降低校准成本。
  • 时钟信号动态对齐方法及相位对齐器-202111533592.X
  • 吴林涛;陈利光 - 上海安路信息科技股份有限公司
  • 2021-12-15 - 2022-05-10 - H03L1/00
  • 本发明公开了一种时钟动态对齐方法以及相位对齐器,所述方法包括:根据原始时钟生成若干离散相位的派生时钟;对输出时钟进行迭代调整,直至输出时钟的上升沿在原始时钟的上升沿和第一派生时钟的上升沿之间;第一派生时钟为与原始时钟相位偏差值最小的派生时钟;在每次迭代调整时,将输出时钟的上升沿与原始时钟以及第一派生时钟进行比对,根据比对结果更新计数值,并根据更新后的计数值从各派生时钟中选定一派生时钟作为选定派生时钟,将选定派生时钟输入至可编程逻辑块阵列,继而从可编程逻辑块阵列末端获取调整后的输出时钟。通过实施本发明能够根据FPGA的温度或电压变化进行动态补偿,提高输出时钟与原始时钟的相位对齐效果。
  • 一种电源抑制比提升的环形压控振荡器-201810549700.4
  • 吴建辉;丁欣;陈超;李红;黄成 - 东南大学
  • 2018-05-31 - 2022-04-08 - H03L1/00
  • 本发明公开了一种电源抑制比提升的环形压控振荡器,该环形压控振荡器的主回路分为四个主回路单元和四个负载电容,每个主回路单元有一个输出端、一个反向输入端和一个前馈输入端,四个主回路单元首尾相接构成环状;每个主回路单元包括反相器、延迟单元和前馈反相器,延迟单元包括延迟电容和缓冲级,缓冲级为一种两级反相器;延迟单元使得主回路单元注入到负载电容的主电流相位角发生偏转,并且所偏转的角度大小与电源电压的变化成反比,因此抵消了电源电压波动对负载电容总电流的影响,提升了电源抑制比。
  • 电路装置和实时时钟装置-202110849016.X
  • 松崎赏 - 精工爱普生株式会社
  • 2021-07-27 - 2022-02-18 - H03L1/00
  • 提供电路装置和实时时钟装置,能够在初始启动中适当地执行上电复位动作。电路装置包含被供给第1电源电压的第1电源线、被供给第2电源电压的第2电源线、第3电源线、电源电路、规定电路、第1上电复位电路、第2上电复位电路以及复位控制电路。复位控制电路在第1上电复位电路和第2上电复位电路成为复位解除电平时,使输出到规定电路的至少一部分电路的第3上电复位信号成为复位解除电平。
  • 一种双环混频锁相电路、装置及锁相方法-202010302000.2
  • 颜佳 - 颜佳
  • 2020-04-16 - 2021-10-22 - H03L1/00
  • 本发明涉及频率合成技术,具体公开了一种双环混频锁相电路、装置及方法。该锁相电路及装置包括第一锁相环路及第二锁相环路,所述锁相电路的第一锁相环路为整数分频锁相环,采用宽带压控振荡器和较高频率的鉴相器,输出信号在环路带宽内具有较低的相位噪声。所述第一锁相环路为所述第二锁相环路提供混频本振信号以及锁相参考信号。所述锁相电路的第二锁相环路包含小数分频器,并且采用基于sigma‑delta调制技术的小数分频技术实现较小的频率步进;采用基于开关电容技术的窄带压控振荡器阵列实现宽带压控振荡器功能,输出信号在环路带内和环路带宽外均具有较低的相位噪声。根据所述第二锁相环路的输出频率,合理选择所述第一锁相环路输出频率以及所述第二锁相环路的鉴相频率,可在所述第二锁相环路中实现整数边界杂散频率落入环路滤波器阻带内,利用环路滤波器的滤波功能有效抑制第二锁相环路整数边界杂散。本发明的锁相电路、装置及方法,可以实现宽频带、低相位噪声、低杂散和小频率步进的特性。
  • 锁相环电路及通信芯片-202110578359.7
  • 赵景仪;吴建东;赵鹏;宋阳 - 深圳市国微电子有限公司
  • 2021-05-26 - 2021-08-27 - H03L1/00
  • 一种锁相环电路及通信芯片,属于集成电路领域,调制电路根据调制电压和分频控制信号输出第一反馈电流和第二反馈电流;鉴频鉴相器检测输入时钟信号和第一时钟信号之间的相位差,并生成第一控制信号;电荷泵根据第一控制信号和第二反馈电流进行充放电,以输出第一控制电压;主环路滤波器根据第一反馈电流调节主环路滤波器中的可调电阻,以对第一控制电压进行调制并生成调制电压;压控振荡器输出频率与调制电压成正比的输出时钟信号;反馈分频器根据分频控制信号对输出时钟信号进行预设分频比的分频以输出第一时钟信号;预设分频比除以所述第二反馈电流的商的平方根为第一系数,可调电阻的阻值与第一系数的比值为常数;提高了锁相环的环路稳定性。
  • 自适应颤噪噪声消除-201980083938.5
  • B·A·彼得罗维奇;M·K·塔萨尼斯 - 维尔塞特公司
  • 2019-12-17 - 2021-08-13 - H03L1/00
  • 本发明提供了用于补偿参考振荡器处的机械加速度的系统和方法。参考振荡器提供振荡器输出信号,并且加速度计与该参考振荡器位于相同平台上,使得在该加速度计处检测该参考振荡器处的机械加速度以产生测量加速度。具有一组相关联的滤波器权重的滤波器组件从该加速度计接收该测量加速度,并且向与该系统相关联的频率参考提供响应于该测量加速度的调谐控制信号。自适应加权部件接收该参考振荡器的该振荡器输出信号和从该平台外部的源提供的外部信号,并且基于该外部信号与该振荡器输出信号的比较来调整该滤波器组件的该组滤波器权重。
  • 振荡器电路及其相关方法-201710211946.6
  • 黄皓玮;陈彦佐;杨松谕 - 联发科技股份有限公司
  • 2017-04-01 - 2021-05-07 - H03L1/00
  • 本发明提供一种具有可重构振荡放大器的振荡器电路。该可重构振荡放大器并联耦接于谐振电路;可重构振荡放大器支持不同的电路配置分别用于不同的操作模式;可重构振荡器放大器包括由不同电路配置共享的至少一个电路元件;以及可重构振荡放大器被配置为在不同的电路配置其中之一使用不同的操作模式的其中之一。本发明还提供用于配置振荡放大器的方法,所述振荡放大器并联耦接于谐振电路。由于具有硬件共享的振荡放大器可减少用于实现不同电路配置所需的电路元件的数量,可使用较小的芯片面积来实现可重构振荡放大器,从而降低了生产成本。
  • 锁频环电路、低压降稳压器电路及相关方法-202011081862.3
  • B·张;A·L·舒克;P·潘蒂 - 德克萨斯仪器股份有限公司
  • 2020-10-12 - 2021-04-13 - H03L1/00
  • 公开了一种锁频环(FLL)电路、低压降稳压器电路以及相关方法。示例门驱动器集成电路(100)包括:第一管芯(102),该第一管芯(102)包括FLL电路(110A)以生成具有第一相位和第一频率的第一时钟信号(230A)、具有第一频率和不同于第一相位的第二相位的第二时钟信号(230B),并控制多个开关网络(302、304、306、308)以将第一频率增加到第二频率,并基于第二频率生成反馈电压(232);以及耦合至第一管芯的第二管芯(104),第二管芯包括低压降(LDO)电路(148)和驱动器(136),驱动器被配置为基于第一频率控制晶体管(105),第二管芯被配置为耦合至晶体管,LDO电路用于基于LDO电路的输出电流满足电流阈值而生成通行门电压。
  • 用于数字控制振荡器(DCO)的开环电压调节和漂移补偿-201580045608.9
  • 李胜高;G·董;S·B·高德尔;F·斯帕尼亚 - 英特尔公司
  • 2015-08-18 - 2020-11-10 - H03L1/00
  • 实施例包括用于数字控制振荡器(DCO)的开环电压调节和漂移补偿的设备、方法和系统。在实施例中,通信电路可以包括DCO、开环电压调节器和校准电路。开环电压调节器可以接收校准电压并可以生成已调节电压。所述已调节电压可以被传递到DCO。在校准模式期间,校准电路可以比较已调节电压和参考电压,并基于所述比较来调整校准电压,以提供具有目标值的已调节电压。在监测模式期间,校准电路可以接收用于调谐DCO的调谐代码并基于调谐代码的值进一步调整校准电压。
  • 时钟频率保持方法及装置-201511016654.4
  • 范良才 - 普天信息技术有限公司
  • 2015-12-29 - 2020-10-02 - H03L1/00
  • 本发明提供一种时钟频率保持方法及装置,所述方法包括:在参考时钟源异常时,获取高稳晶振的当前温度信息及时钟IC的当前频率控制字;从所述当前频率控制字分离出当前温度信号与当前老化信号;根据所述当前温度信号及所述当前温度信息进行温度预测;并且根据当前老化信号进行老化预测;根据温度预测及老化预测的结果确定温度补偿和老化补偿;根据所述温度补偿及老化补偿确定写入时钟IC的频率控制字,以保持时钟IC的输出频率不变。上述方法,可在不产生高昂成本的前提下,在参考时钟源异常时,保持时钟频率输出稳定和准确。
  • 具有低变化跨导设计的锁相环电路-201880072953.5
  • 陈佳声;格雷戈·沙特茨贝格尔 - AMS有限公司
  • 2018-11-13 - 2020-09-11 - H03L1/00
  • 一种具有低变化跨导设计的锁相环电路(200),包括电压控制振荡器结构(308),以提供具有振荡频率的输出信号(Fosc)。电压控制振荡器结构(308)包括电压‑电流转换器电路(312)和电流控制振荡器电路(314)。电压‑电流转换器电路被设计为具有低变化跨导。电压控制振荡器电路(200)具有独立于不同PVT(过程、电源电压和温度)条件的特性曲线,以确保锁相环电路(200)在不同PVT条件下处于稳定。
  • 一种平衡式布局的微型化振荡器-202020105895.6
  • 姜健伟;彭英铭;曾秋淳 - 广东惠伦晶体科技股份有限公司
  • 2020-01-17 - 2020-08-04 - H03L1/00
  • 本实用新型提供一种平衡式布局的微型化振荡器,包括基座和内部引线,内部引线布局在基座内部,基座具有相背设置的第一凹槽和第二凹槽,第一凹槽内设置有晶体振荡集成电路,第二凹槽内设置有压电元件,晶体振荡集成电路与压电元件分别电性连接内部引线。还包括四个第一图案化线路和两个第二图案化线路,电性接点设置在第一图案化线路和第二图案化线路;两两相邻电性接点的中心连线形成一六边形。该微型化振荡器结构实现了电性接点的平衡式布局,对晶体振荡集成电路起到稳固的支撑作用,在晶体振荡集成电路封装时有效防止其触碰陶瓷基座,保障了整个微型化振荡器的产品品质。
  • 一种平衡式布局的微型化振荡器-202010053661.6
  • 姜健伟;彭英铭;曾秋淳 - 广东惠伦晶体科技股份有限公司
  • 2020-01-17 - 2020-05-12 - H03L1/00
  • 本发明提供一种平衡式布局的微型化振荡器,包括基座和内部引线,内部引线布局在基座内部,基座具有相背设置的第一凹槽和第二凹槽,第一凹槽内设置有晶体振荡集成电路,第二凹槽内设置有压电元件,晶体振荡集成电路与压电元件分别电性连接内部引线。还包括四个第一图案化线路和两个第二图案化线路,电性接点设置在第一图案化线路和第二图案化线路;两两相邻电性接点的中心连线形成一六边形。该微型化振荡器结构实现了电性接点的平衡式布局,对晶体振荡集成电路起到稳固的支撑作用,在晶体振荡集成电路封装时有效防止其触碰陶瓷基座,保障了整个微型化振荡器的产品品质。
  • 锁相环路电路-201880050191.9
  • 陈佳声;格雷戈·沙特茨贝格尔 - AMS有限公司
  • 2018-07-31 - 2020-04-10 - H03L1/00
  • 一种锁相环路电路包括具有多条操作曲线且适于生成输出信号(FOSC)的振荡器(308)。在校准状态中,振荡器(308)被修整到用于在正常操作状态中使用的操作曲线。锁相环路电路还包括相位/频率检测器(302),该相位/频率检测器适于基于输入信号(FIN)和基于输出信号(FOSC)生成的反馈信号(FDIV)生成至少一个误差信号(FE)。锁相环路电路还包括环路滤波器(303),该环路滤波器适于基于至少一个误差信号(FE、UP、DOWN)生成环路滤波器信号(VLF),环路滤波器信号(VLF)在正常操作状态中被施加给振荡器(308)。锁相环路电路还包括校准电路(312),该校准电路适于基于至少一个误差信号将振荡器(308)修整到用于正常操作状态中使用的操作曲线。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top