[发明专利]一种调制电路和调制方法有效

专利信息
申请号: 201510262696.X 申请日: 2015-05-21
公开(公告)号: CN105187068B 公开(公告)日: 2018-10-12
发明(设计)人: 王则坚 申请(专利权)人: 联发科技股份有限公司
主分类号: H03M3/00 分类号: H03M3/00
代理公司: 深圳市威世博知识产权代理事务所(普通合伙) 44280 代理人: 李庆波
地址: 中国台湾新竹科*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种调制电路,包括数字量化器和补偿电路,所述数字量化器用于接收和截断数字量化输入信号以产生数字量化输出信号;所述补偿电路,耦接于所述数字量化器,用于补偿该调制电路的时间延迟以及产生补偿输出信号,其中,所述数字量化输入信号是通过从数字积分输出信号中减去所述补偿输出信号所产生的,以在截断所述数字量化输入信号之前补偿所述时间延迟。采用本发明,可适用于任意编码位或任意增益值的时延补偿。
搜索关键词: 一种 调制 电路 方法
【主权项】:
1.一种调制电路,其特征在于,包括模拟阶段和数字阶段,所述模拟阶段包括:模拟量化器,所述模拟量化器用于对模拟量化输入信号进行采样和量化,以产生数字输入信号至所述数字阶段;所述数字阶段包括:数字量化器,用于接收和截断数字量化输入信号以产生数字量化输出信号;以及补偿电路,耦接于所述数字量化器,用于补偿该调制电路的时间延迟以及产生补偿输出信号,其中,所述数字量化输入信号是通过从数字积分输出信号中减去所述补偿输出信号所产生的,以在截断所述数字量化输入信号之前补偿所述时间延迟;其中,所述时间延迟包括所述模拟量化器采样和量化所述模拟量化输入信号的时间,以及所述数字量化输出信号反馈至所述模拟阶段的时间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510262696.X/,转载请声明来源钻瓜专利网。

同类专利
  • 杂散音分散装置以及频率计测装置-201510246570.3
  • 轰原正义 - 精工爱普生株式会社
  • 2015-05-14 - 2019-10-22 - H03M3/00
  • 杂散音分散装置以及频率计测装置。抑制作为因Δ‑Σ调制而产生的周期性量化噪声的杂散音。杂散音分散装置(1A)具有:n个FDSM(1)~FDSM(n);相位调整部(10),其以使得杂散音的相位均不同的方式,相对地调整被测定信号(Fx)和基准信号(Fc)的相位,生成n组的输出被测定信号以及输出基准信号,分别提供给n个FDSM(1)~FDSM(n);加法器(30),其将n个FDSM(1)~FDSM(n)的输出数据(OUT1~OUTn)相加,输出频率Δ‑Σ调制信号(Y)。
  • 放大器电路装置和用于校准其的方法-201910196591.7
  • 邹磊;P.S.加巴施 - TDK株式会社
  • 2019-03-15 - 2019-10-18 - H03M3/00
  • 本发明涉及放大器电路装置和用于校准其的方法。放大器电路装置包括包含放大器(101)的差分信号路径。用于校准偏移的反馈路径包括比较器(201)和由比较器(201)的输出控制的至少一个计数器(202、203)。用于控制漂移误差的另一反馈路径包括连接到放大器(101)的下游的模数转换器(103)的输出的平均滤波器(301)。
  • 一种输入范围可调的低失调Sigma-delta调制器-201910540380.0
  • 刘云涛;蒋芳 - 深圳市德赛微电子技术有限公司
  • 2019-06-20 - 2019-10-15 - H03M3/00
  • 本发明涉及数字信号处理技术领域,具体公开了一种输入范围可调的低失调Sigma‑delta调制器,包括输入信号采样模块、参考电压采样模块一、参考电压采样模块二、输入信号范围调整模块一、输入信号范围调整模块二、积分模块和比较模块;所述输入信号范围调整模块一和输入信号范围调整模块二分别连接输入信号采样模块,所述输入信号采样模块连接积分模块,所述积分模块连接比较模块,所述参考电压采样模块一的两端分别连接积分模块和比较模块,所述参考电压采样模块二的两端分别连接积分模块和比较模块,本发明无需额外增加PGA的电路,能够有效的节省芯片的面积和功效,具有低失调的特点。
  • 音频模数转换器系统和方法-201910198176.5
  • C.德贝尔蒂;L.克雷斯皮 - 辛纳普蒂克斯公司
  • 2019-03-15 - 2019-09-24 - H03M3/00
  • 一种模数转换(ADC)系统包括跨导放大器、环路滤波器、量化器、逻辑电路以及数模转换器(DAC)。跨导放大器被配置成响应于音频信号而生成电流信号。环路滤波器连接到跨导放大器并被配置成基于电流信号生成经滤波的信号。量化器被配置成生成经滤波的信号的数字表示。逻辑电路被配置成基于数字表示生成控制信号。DAC耦合到环路滤波器的输出和跨导放大器的输出。DAC包括三电平单位元件,其中每一个单位元件被配置成响应于来自逻辑电路的控制信号而向环路滤波器提供两个信号电平中的一个或者不向环路滤波器提供信号。这样的ADC系统可以允许高动态范围同时维持低功耗和低噪声。
  • 过采样Δ-Σ调制器的超低功耗双量化器架构-201610402286.5
  • K·Q·恩古因 - 美国亚德诺半导体公司
  • 2016-06-08 - 2019-09-13 - H03M3/00
  • 本公开涉及过采样Δ‑Σ调制器的超低功耗双量化器架构。模数转换器(ADC)的耗电量为汽车和消费装置的一个重要要求。ADC的一个特点是用于过采样Σ‑Δ调制器的双量化架构。双量化Δ‑Σ调制器具有用于数字化所述环路滤波器的输出端的第一量化器和用于数字化所述量化器的输入的第二量化。然而,第二量化器的量化噪声是高度相关的信号,并显著降低了Δ‑Σ调制器的频谱。为了解决这个问题,作出到双量化架构的改进,以取消数字化输入端的第二量化器的量化噪声。此外,该改进允许第二量化器以比第一量化器慢得多的采样速率运行。有利地,改进提供了功耗和调制器的总面积的降低。
  • 用于具有慢速参考发生器的开关电容器ADC的低噪声低功率无源采样网络-201580043690.1
  • D·J·阿尔迪;郭玉华 - 高通股份有限公司
  • 2015-08-15 - 2019-09-13 - H03M3/00
  • 本公开的某些方面提供了用于开关电容器积分器的各种采样网络,开关电容器积分器可以用在开关电容器模数转换器(ADC)中。不同于具有输入采样电容器和参考采样电容器两者,本公开的某些方面使用用于参考电压和输入电压的共享采样电容器,从而减少ADC等效输入噪声,减小运算放大器面积和功率,并且避免抗混叠滤波器插入损耗。此外,通过使用共享采样电容器在采样阶段期间对参考电压采样并且在积分阶段期间对输入电压采样,对于参考电压不需要使用高带宽参考缓冲器。
  • 一种不接入时钟信号的Σ-Δ调制器-201910377879.4
  • 李斌;夏罗容;许萌;曹云;卢楠;孙海钦;鲁纪伟 - 上海大学
  • 2019-05-08 - 2019-08-23 - H03M3/00
  • 本发明涉及一种不接入时钟信号的Σ‑Δ调制器,属于模数电路领域。所述Σ‑Δ调制器包括反相加法器,积分器和不接入时钟信号的量化器,所述反相加法器,积分器和量化器依次连接组成前向通道,数模转换器(DAC)分别与量化器及反相加法器连接,组成反馈通道;所述Σ‑Δ调制器输出脉冲信号送入微处理器后为一串低位数据流,经过均匀化处理后再进行抽取滤波,得到高位数据流输出。使用所述调制器,可以采用微处理器的高频时钟来提高Σ‑Δ ADC过采样率,使过采样率的提高不再受到模拟电路的限制,在量化器位数和调制器阶数相同的情况下,可以取得更高的信噪比。
  • 带有调整过的量化器参考电压的∑Δ调制器-201410024179.4
  • 王佩军;R·S·琼斯 - 恩智浦美国有限公司
  • 2014-01-20 - 2019-06-28 - H03M3/00
  • 一种ΣΔ调制器(100),包括接收模拟信号并且提供中间信号和第一量化器信号的第一电路,并且还包括接收第一量化器信号并且提供第一量化器输出的第一量化器(120)。还包括接收中间信号并且提供第二量化器信号的第二输入电路以及接收第二量化器信号并且提供第二量化器输出的第二量化器(142)。第一量化器包括具有第一参考输出和第一参考输出的负极性的可编程参考电压电路(204、208),具有耦合于第一量化器信号的第一输入、耦合于第一参考输出的第二输入的第一比较器(206)以及具有耦合于第一量化器信号的第二输入、耦合于负极性的第二输入的第二比较器(210)。第一和第二比较器具有形成第一量化器的输出的输出。
  • 半导体器件及其操作方法-201811490785.X
  • 罗承仁;朴多顺 - 三星电子株式会社
  • 2018-12-06 - 2019-06-14 - H03M3/00
  • 一种半导体器件包括:环路滤波器,其接收差分模拟信号并产生指示模拟输入信号和反馈信号之间的误差的残差信号;第一ADC,其接收残差信号并产生第一数字表示;第二ADC,其接收模拟输入信号并产生与模拟输入信号相对应的第二数字表示;以及数模转换器(DAC),其接收第一数字表示和第二数字表示之和,并产生模拟反馈信号。至少第一ADC是多位逐次逼近寄存器ADC。
  • 模数转换器的低功率量化器-201410049221.8
  • M·N·卡比尔;B·布瑞斯韦尔;R·施瓦勒 - 恩智浦美国有限公司
  • 2014-02-13 - 2019-06-04 - H03M3/00
  • 本发明涉及模数转换器的低功率量化器。量化器包括电压参考网络和耦合于所述电压参考网络的比较器的集合。所述电压参考网络生成了多个参考电压。每一个所述比较器接收输入信号并产生数字样本序列。所述比较器的集合包括比较器的第一、第二、第三子集。所述第一子集中的每一个比较器包括开关电容器级,所述第二子集中的每一个比较器包括前置放大器级,以及所述第三子集中的每一个比较器包括开关电容器级。比较器的所述第一和第三子集将所述输入信号和对应于所述输入信号的所述高和低电压范围的所述参考电压进行比较,并且比较器的所述第二子集将所述输入信号和对应于所述输入信号的所述中间电压范围的所述参考电压进行比较。
  • 共振设备-201410790720.2
  • 王麒云;楼志宏;黄彦筌;洪立翰 - 联发科技股份有限公司
  • 2014-12-18 - 2019-05-31 - H03M3/00
  • 本发明实施例提供了一种共振设备。该共振设备包括:放大电路、第一反馈电路、第二反馈电路以及增益调整电路,其中放大电路具有第一输入端和用于输出输出信号的输出端,第一反馈电路耦合在该放大电路的第一输入端和输出端之间,第二反馈电路,耦合在该放大电路的第一输入端和输出端之间,增益调整电路具有用于接收输入信号的输入端和耦合至该放大电路的第一输入端的第一输出端;其中,第一反馈电路的第一中间端上的第一等效阻抗等于第二反馈电路的第二中间端上的第二等效阻抗,并且增益调整电路用于调整从输入信号至输出信号之间的传递函数。本发明实施例提供的共振设备,具有低成本和宽调谐范围的特性。
  • 电压数字转换器及电阻传感器读出电路-201910140733.8
  • 黎冰;林尔城 - 深圳大学
  • 2019-02-26 - 2019-05-28 - H03M3/00
  • 一种电压数字转换器及电阻传感器读出电路,电压数字转换器包括:被配置为根据第一控制信号进行接入或者关断参考电压和/或共模电压的开关模块;与开关模块连接,被配置为根据参考电压和共模电压进行充电或者放电的储能模块;与储能模块连接,被配置为对储能模块输出的电荷进行Δ∑调制反馈后,输出积分电压的调制模块;以及与调制模块连接,被配置为根据第二控制信号对积分电压进行量化处理得到数字编码信号的量化器;本发明实施例中的调制模块可实现电能复用,降低了电压数字转换器的总功耗,并且通过Δ∑调制反馈能够滤除电压转换过程中的干扰分量,有利于提高了所述量化器输出的数字编码信号的精度和分辨率。
  • 一种对电容误差不敏感的扩展计数型模数转换器-201711135214.X
  • 姜秀彬 - 杭州晶华微电子有限公司
  • 2017-11-16 - 2019-05-24 - H03M3/00
  • 本发明公开了一种对电容误差不敏感的扩展计数型模数转换器,包括Sigma‑Delta调制器、数字控制电路和基准分压电路。Sigma‑Delta调制器包括运算放大器、比较器和相关的电容和开关。比较器的输出连接到数字控制电路,也反馈到Sigma‑Delta调制器的输入。数字控制电路包括计数器和逐次逼近逻辑。数字控制电路的输出控制基准分压电路的输出。基准分压电路的输出连接到Sigma‑Delta调制器的输入。模数转换过程包括两个阶段:增量型Sigma‑Delta调制阶段和逐次逼近转换阶段。本发明解决了电容的误差导致的两个转换阶段不匹配的问题,使得这个模数转换器对电容误差不敏感。
  • 连续时间三角积分调制器-201811339713.5
  • 连倍兴;洪照俊;李泰成;金邦谚 - 台湾积体电路制造股份有限公司
  • 2018-11-12 - 2019-05-21 - H03M3/00
  • 本发明的实施例公开一种连续时间三角积分调制器。在一个实例中,连续时间三角积分调制器包含:量化器、缓冲器模块、随机化器以及参考模块。量化器包含基于参考电位与基于模拟信号的样本生成的输入的比较生成数字输出的比较器。缓冲器模块将数字输出存储预定延迟时段且在预定延迟时段之后输出数字输出作为延迟的数字输出。随机化器使延迟的数字输出随机化以生成随机的数字输出。参考模块基于随机的数字输出修改参考电位。
  • 具有跨导器网络用于动态调整环路滤波器系数的△-Σ调制器-201510755301.X
  • K·欧多诺休;李宏星;N·K·可尔尼 - 亚德诺半导体集团
  • 2015-11-09 - 2019-05-14 - H03M3/00
  • 本申请公开了一种具有跨导器网络用于动态调整环路滤波器系数的△‑Σ调制器。动态可调跨导器包括用于基于电压信号产生电流信号的电压‑电流转换器级;和电流缩放级,用于通过缩放因子来调整所述电流信号以实现特定的跨导。电流缩放级包括具有相关联的粗调步骤的粗调机构和具有相关联的微调步骤的微调机构,其中所述缩放因子是粗调步骤到微调步骤的比例。Δ‑Σ调制器可以通过动态调整跨导以实现特定电阻而实现跨导器,以产生环路滤波器系数。
  • 具有谐波消除的差分取样电路-201480025205.3
  • R·弗兰西斯 - 德克萨斯仪器股份有限公司
  • 2014-05-08 - 2019-05-07 - H03M3/00
  • 差分取样电路(100)包括用于消除由相位不平衡引起的谐波含量的补偿电路(140)。补偿电路(140)包括以饱和模式工作的一对场效应晶体管(142、143),每个场效应晶体管(142、143)与取样电路(100)的差动开关(122)并联耦合,其以线性模式工作。在差动开关(122)两端的饱和区域晶体管(142、143)允许谐波含量流经补偿电路(140)而不是取样电路(100)的取样电容器(12、13)。
  • 一种带压控振荡器增益检测功能的锁相环-201821424160.9
  • 吴大好 - 深圳市科利通电子有限公司
  • 2018-08-31 - 2019-04-30 - H03M3/00
  • 本实用新型公开了一种带压控振荡器增益检测功能的锁相环,它涉及锁相环频率综合器技术领域;参考时钟与鉴频鉴相器连接,鉴频鉴相器通过鉴频鉴相器输出信号线与电荷泵连接,电荷泵电流控制信号线与电荷泵连接,电荷泵通过电荷泵输出信号线与环路滤波器连接,环路滤波器通过VCO控制电压线与压控振荡器连接,VCO校正控制信号线与压控振荡器连接,压控振荡器分别通过VCO输出信号线与可编程分频器、输出缓冲器连接,可编程分频器通过分频器输出信号线与鉴频鉴相器连接,锁相环频率控制信号线与数字Sigma‑Delta调制器连接;本实用新型具有常数环路带宽的锁相环,可以改善频率调制的收发机因锁相环带宽变化导致的数据丢失。
  • 噪声整形电路与三角积分数模转换器-201780000513.4
  • 王文祺 - 深圳市汇顶科技股份有限公司
  • 2017-06-15 - 2019-04-26 - H03M3/00
  • 本申请提供了一种噪声整形电路,包括第一调制单元,用来根据第一数字输入信号产生第一数字输出信号,所述第一调制单元包括第一量化器;第一减法器,耦接于所述第一量化器的输入端及输出端,用来产生第一量化噪声;以及第二调制单元,用来根据第二数字输入信号产生第二数字输出信号,所述第二数字输入信号相关于所述第一量化噪声;其中,所述噪声整形电路根据所述第一数字输出信号及所述第二数字输出信号,产生整体模拟输出信号。
  • 高精度模数转化器的积分非线性参数测试方法-201811579193.5
  • 吴俊生;刘建明;张路;杜超;宋宇 - 成都华微电子科技有限公司
  • 2018-12-24 - 2019-04-23 - H03M3/00
  • 高精度模数转化器的积分非线性参数测试方法,涉及模拟集成电路测试领域,本发明包括以下步骤:(1)初始化高精度模数转换器工作状态;(2)测量模数转换器的基准参考值VREF;(3)测量模数转换器最小码到次最小码翻转时对应的电压值Voltage_neg;(4)测量模数转换器最大码到次最大码翻转时对应的电压值Voltage_pos,并计算实际的最小有效位LSB;(5)计算模数转换器理想输出码Code_ideal(N):(6)计算模数转换器每个码的积分非线性参数INL。本发明可以显著缩短测试时间,从而节省测试成本。
  • 2-1型MASH结构的调制器-201811591204.1
  • 蒲显城;李想 - 四川长虹电器股份有限公司
  • 2018-12-20 - 2019-04-23 - H03M3/00
  • 本发明涉及模数电路领域,针对现有的2‑1型MASH结构的调制器信噪比低的问题,提出了一种2‑1型MASH结构的调制器,其在现有的2‑1型MASH结构的调制器中设置适当的增益参数,调整调制器的噪声传递函数(Noise Transfer Function,NTF),改善零极点位置,使得第一级调制器的输出与第二级调制器的输出通过数字误差校正逻辑抵消掉第一级的量化噪声,增强了信号带宽内的噪声抑制效果。本发明适用于音频类的模数转换中的调制器。
  • 一种Delta Sigma调制器及其实现调制的方法-201310166080.3
  • 董鹏;廖红印 - 中兴通讯股份有限公司
  • 2013-05-07 - 2019-04-19 - H03M3/00
  • 一种Delta Sigma调制器及其实现调制的方法,包括对输入的数据进行预处理;根据当前的数据预测DSM调制结果;最后根据预处理后的数据及预测的结果,对当前的数据进行DSM调制。本发明通过对输入数据的预处理,以及对DSM调制结果的预测,在DSM中实现了多级流水线寄存器结构,这样,在不影响原传输函数的特性的同时,改善了加法器等关键路径的时序,从而提高了电路运行的采样频率,进而提高了SNR性能。
  • 半导体器件和西格玛-德尔塔回路MEMS获取-201480014766.3
  • M.雪佛鲁莱;O.尼斯 - 商升特公司
  • 2014-03-11 - 2019-04-16 - H03M3/00
  • 半导体器件在感测结点处测量MEMS的状态作为第一电压变化。MEMS的状态包含电容。第一电容器被耦合在感测结点和积分器的输入之间用于将第一电压变化传递到第二结点作为第一信号。第二电压变化通过第二电容器路由到第二结点作为第二信号。积分器将第一信号和第二信号积分以提供积分信号。ADC具有耦合到积分器的输出的输入并且将积分信号转换到表示MEMS的电容的数字信号。DAC具有耦合到ADC的输出的输入。第二电容器耦合在DAC的输出和感测结点之间。
  • Δ-Σ模数转换器中的嵌入式过载保护-201510489690.6
  • T·C·考德威尔;C·佩特尔森;D·N·奥尔里德;H·施巴塔 - 亚德诺半导体集团
  • 2015-08-11 - 2019-04-09 - H03M3/00
  • 本发明涉及Δ‑Σ模数转换器中的嵌入式过载保护。Δ‑Σ调制器不能处理好过载,而且如果输入超出调制器的满量程范围则往往变得不稳定。为了提供过载保护,改进的技术在Δ‑Σ调制器中嵌入过载探测器。当检测到过载状况时,Δ‑Σ调制器的系数被调整以适应重载输入。改进的技术有利地允许Δ‑Σ调制器合适地处理过载而没有复位,并在降低分辨率提供更大的动态范围。此外,Δ‑Σ调制器的系数可以以这样的方式进行调整,以确保噪声转移函数不受影响。
  • 基于FPGA的Σ-△ADC控制信号同步方法-201410122140.6
  • 瞿浩正 - 江苏易格生物科技有限公司
  • 2014-03-30 - 2019-04-05 - H03M3/00
  • 本发明提出了一种基于FPGA为医疗电子产品中采用的高分辨率Σ‑△ADC的控制信号与时钟信号提供同步的方法,可获得ns级的同步精度,使Σ‑△ADC工作在最佳的噪声性能状态,这种方法避开了用分立IC完成的技术困难,同时相比较于片内同步的方案,较大地降低了硬件成本。FPGA的设计方法分两层VHD文件进行,下层VHD文件的实体采用并行工作的“信号单元”,其由DFF和“计数器逻辑”构成,可提高同步精度,同时使得输出的时钟或控制信号相对输入时钟获得任意的非零偶数(2,4,6,…)的分频系数,增加了应用的灵活性。
  • 一种模数转换器-201811455314.5
  • 严海月;邓建飞;曾铭;王宇涛;林福江 - 中国科学技术大学
  • 2018-11-30 - 2019-04-02 - H03M3/00
  • 本发明实施例提供了一种模数转换器,多比特量化器的第一输出端依次经第一延时电路、第二数模转换单元与第三积分器的第二输入端连接,形成第一负反馈电路;第一多比特量化器的第二输出端依次经非线性动态元素匹配逻辑器、第一数模转换单元与第一积分器的第二输入端连接,形成第二负反馈电路。本发明可以将量化器的量化结果分段反馈至积分器的输入,最低有效位分段被反馈到数模转换器的输入实现了二阶噪声整形。本发明可以使得积分器的输出摆幅显著减小,大大放宽了运算放大器设计的带宽和增益要求。本发明实施例提供的模数转换器可以同时满足高精度和低功耗的要求。
  • 基于Sigma-Delta调制的电容传感器电路-201820442933.X
  • 魏榕山;胡惠文;王景玺 - 福州大学
  • 2018-03-30 - 2019-03-08 - H03M3/00
  • 本实用新型涉及一种基于Sigma‑Delta调制的电容传感器电路,包括:感应电容、一用于将所述感应电容的变化量转换为电荷信号且对电荷信号进行Sigma‑Delta调制的电容数字转换器、一用于对所述电容数字转换器输出的数字码流进行滤波和降采样处理以及提供用于表征所述感应电容的数字量的数字抽取滤波器以及时序控制电路;所述感应电容与所述电容数字转换器相连,所述数字抽取滤波器与所述电容数字转换器相连,所述时序控制电路分别与所述电容数字转换器以及所述数字抽取滤波器相连;所述电容数字转换器采用Sigma‑Delta调制器。本实用新型提出的一种基于Sigma‑Delta调制的电容传感器电路,结构简单,易于实现。
  • 一种输入前馈式Delta-Sigma调制器-201610338791.8
  • 李巍;汪清勤 - 复旦大学
  • 2016-05-20 - 2019-02-26 - H03M3/00
  • 本发明属于数据转换器集成电路技术领域,具体为输入前馈式Delta‑Sigma调制器。本发明调制器包含系统级和电路级两个部分。系统级部分,调制器以传统的调制器为原型,通过等价变换从环路滤波器分离出半周期延时并把它转移到直接输入路径和反馈路径,使直接输入路径的半周期延时与反馈环路的前馈模拟求和、量化以及动态元件匹配共享一个时钟相,从而放宽时序约束;在电路级部分,环路滤波器的第一个积分器利用超前采样电容、二次采样电容以及开关构建输入网络,通过倍压采样/电荷再分配实现对输入信号的采样和半周期延时,同时,通过二次采样电容进行反馈,使反馈路径保持固定不变,避免了量化噪声折叠。本发明调制器可以用来实现低功耗、高精度的模/数转换。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top