[发明专利]一种FPGA重构装置和方法有效

专利信息
申请号: 201610953605.1 申请日: 2016-11-03
公开(公告)号: CN106569481B 公开(公告)日: 2019-03-26
发明(设计)人: 杨士宁;张虹;李盛杰;张碚 申请(专利权)人: 航天科工防御技术研究试验中心
主分类号: G05B23/02 分类号: G05B23/02
代理公司: 北京风雅颂专利代理有限公司 11403 代理人: 李弘;杨红梅
地址: 100085*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种FPGA重构装置和方法,FPGA重构装置包括上位机,主控单元FPGA,被测FPGA,SD卡,上位机、被测FPGA和SD卡分别与主控单元FPGA相连;上位机通过主控单元FPGA将被测FPGA需要的配置文件写入SD卡内;上位机还通过主控单元FPGA将控制程序写入被测FPGA内,被测FPGA根据控制程序向主控单元FPGA发送控制信号,逐一获取配置文件,FPGA重构方法采用了上述FPGA重构装置。本发明提供的FPGA重构装置和方法,解决了FPGA测试过程中重复工作量大问题的同时,减少了电路中器件重新上电启动的次数。
搜索关键词: 一种 fpga 装置 方法
【主权项】:
1.一种FPGA重构装置,其特征在于,包括上位机,主控单元FPGA,被测FPGA,SD卡;所述上位机、所述被测FPGA和所述SD卡分别与所述主控单元FPGA相连;所述上位机通过所述主控单元FPGA将所述被测FPGA需要的配置文件写入所述SD卡内;所述上位机还通过所述主控单元FPGA将控制程序写入所述被测FPGA内,所述控制程序设置了所述被测FPGA加载所述配置文件的信息;所述被测FPGA根据所述控制程序向所述主控单元FPGA发送控制信号,向所述主控单元FPGA发送开始信号,并向所述主控单元FPGA发送所述控制信号,所述主控单元FPGA根据所述控制信号,读取并缓存第一个配置文件;并向所述被测FPGA发送Clock信号,同时发送配置文件数据,且发送的配置文件数据信号在Clock上升沿有效;所述第一个文件配置完成后,所述被测FPGA向所述主控单元FPGA发送完成信号,完成第一个文件的配置过程;按照上述过程,所述被测FPGA通过所述主控单元FPGA按序逐一获取所述SD卡内的配置文件。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于航天科工防御技术研究试验中心,未经航天科工防御技术研究试验中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610953605.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top