[实用新型]一种基于FPGA的CAM结构有效
申请号: | 201620611327.7 | 申请日: | 2016-06-21 |
公开(公告)号: | CN205862315U | 公开(公告)日: | 2017-01-04 |
发明(设计)人: | 申请(专利权)人: | ||
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 济南信达专利事务所有限公司37100 | 代理人: | 国建全 |
地址: | 250101 山东*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型提供一种基于FPGA的CAM结构,包括一个用于存储比较数据信息的寄存器模块组;一个用于判断寄存器模块组中是否有待比较数据的比较器模块组,比较器模块组中的比较器模块与寄存器模块组的寄存器模块一一对应并相连,待比较数据由比较器模块组的输入端口进行输入;还包括一个将比较数据写入寄存器模块组的写入模块;一个用于选择寄存器模块组查找范围的选择模块;两个MUX模块,写入模块通过其中一个MUX模块将比较数据的信息写入寄存器模块中进行存储,比较器模块组中的比较器模块通过另一个MUX模块输出与待比较数据相匹配的寄存器模块在寄存器模块组的地址信号。本实用新型可以并行比较输入数据与寄存器组所有数据,提高查找效率。 | ||
搜索关键词: | 一种 基于 fpga cam 结构 | ||
【主权项】:
一种基于FPGA的CAM结构,其特征在于,包括一个用于存储比较数据信息的寄存器模块组,所述寄存器模块组包括至少两个寄存器模块;一个用于判断寄存器模块组中是否有待比较数据的比较器模块组,所述比较器模块组具有输入端口,比较器模块组至少两个比较器模块,比较器模块组中的比较器模块与寄存器模块组的寄存器模块一一对应并相连,所述待比较数据由比较器模块组的输入端口进行输入;还包括一个将比较数据写入寄存器模块组的写入模块;一个用于选择寄存器模块组查找范围的选择模块,所述选择模块连接于比较器模块组,通过配置选择模块的输入并行比较寄存器模块组中的寄存器模块,比较器模块组中的比较器模块输出与待比较数据相匹配的寄存器模块信息;两个MUX模块,写入模块通过其中一个MUX 模块将比较数据的信息写入寄存器模块中进行存储,比较器模块组中的比较器模块通过另一个MUX 模块输出与待比较数据相匹配的寄存器模块在寄存器模块组的地址信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于,未经许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201620611327.7/,转载请声明来源钻瓜专利网。
- 上一篇:加热除雾电阻触摸屏
- 下一篇:一种计算机输出专用的红外感应绘图仪
- 同类专利
- 存储器控制器-201610164132.7
- 朴钟范;权容技;金龙珠 - 爱思开海力士有限公司
- 2016-03-21 - 2017-01-25 - G06F3/06
- 一种存储器控制器包括写入性能储存电路,适用于储存存储器件的物理存储区的写入性能指标;写入计数电路,适用于对针对存储器件的逻辑存储区的写入操作请求的数量进行计数;以及映射电路,适用于将写入操作请求的数量可能相对大的逻辑存储区映射至具有较好写入性能指标的物理存储区。
- 一种基于FPGA的CAM结构-201620611327.7
- -
- 2016-06-21 - 2017-01-04 - G06F3/06
- 本实用新型提供一种基于FPGA的CAM结构,包括一个用于存储比较数据信息的寄存器模块组;一个用于判断寄存器模块组中是否有待比较数据的比较器模块组,比较器模块组中的比较器模块与寄存器模块组的寄存器模块一一对应并相连,待比较数据由比较器模块组的输入端口进行输入;还包括一个将比较数据写入寄存器模块组的写入模块;一个用于选择寄存器模块组查找范围的选择模块;两个MUX模块,写入模块通过其中一个MUX模块将比较数据的信息写入寄存器模块中进行存储,比较器模块组中的比较器模块通过另一个MUX模块输出与待比较数据相匹配的寄存器模块在寄存器模块组的地址信号。本实用新型可以并行比较输入数据与寄存器组所有数据,提高查找效率。
- 专利分类