[发明专利]降低存储芯片不良率的方法、装置、电子设备及存储介质在审
申请号: | 202310473197.X | 申请日: | 2023-04-25 |
公开(公告)号: | CN116578453A | 公开(公告)日: | 2023-08-11 |
发明(设计)人: | 陈晓森;胡秋勇;赖鼐;龚晖 | 申请(专利权)人: | 深圳市晶存科技有限公司 |
主分类号: | G06F11/267 | 分类号: | G06F11/267;G01R31/28;G06F11/22 |
代理公司: | 广州嘉权专利商标事务所有限公司 44205 | 代理人: | 麦铭锋 |
地址: | 518048 广东省深圳市福田区福*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例提供了一种降低存储芯片不良率的方法、装置、电子设备及计算机可读存储介质。方法包括:获取存储芯片的生产信息;根据生产信息确定存储芯片的应用场景信息;基于应用场景信息对预设的芯片测试性能阈值进行调整处理;基于调整处理后的芯片测试性能阈值对存储芯片进行测试处理得到芯片测试结果。根据本发明实施例的方案,能够很好地降低存储芯片的不良率。 | ||
搜索关键词: | 降低 存储 芯片 不良 方法 装置 电子设备 介质 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市晶存科技有限公司,未经深圳市晶存科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202310473197.X/,转载请声明来源钻瓜专利网。
- 上一篇:无刷发电机
- 下一篇:一种服务器的维护监控设备
- 同类专利
- 调试器、调试组件、片上系统及片上系统的调试方法-202210374876.7
- 唐庆波 - 杭州士兰微电子股份有限公司
- 2022-04-11 - 2023-10-24 - G06F11/267
- 本发明公开了想一种调试器、调试组件、片上系统及片上系统的调试方法,该调试组件包括:第二接口,用于接收复用信号;第二数据接口,用于调试数据的传输,第二数据接口接收的调试数据包括调试模式信号或非调试模式信号;模式检测单元,与第二数据接口相连接以获取调试数据,其中,在调试数据包括调试模式信号的情况下,调试组件进入调试模式且调试组件处于调试模式的时段内复用信号为时钟信号;在调试数据包括非调试模式信号的情况下,调试组件退出调试模式且调试组件处于非调试模式的时段内复用信号为复位信号。本发明高效、低成本地实现片上系统的调试。
- 信号处理方法、系统、装置、计算机设备和存储介质-202310535250.4
- 徐会;柴子杰;冯俊雄 - 中科可控信息产业有限公司
- 2023-05-12 - 2023-09-12 - G06F11/267
- 本申请涉及一种信号处理方法、系统、装置、计算机设备、存储介质和计算机程序产品。该方法包括:向待测主机发送第一测试码型并指示示波器对第一测试码型进行处理得到第一初始眼图;根据眼图评估模型和第一初始眼图得到第一加重参数,并指示示波器对第一加重参数和第一测试码型进行处理得到第二初始眼图;在第二初始眼图不满足预设眼图条件的情况下,根据自适应控制算法将第一加重参数调整为第二加重参数;将第二加重参数和第一加重参数作为新的第一加重参数,指示示波器对新的第一加重参数和第一测试码型进行处理,得到第二初始眼图,将满足预设眼图条件的第二初始眼图对应的第一加重参数确定为目标加重参数。采用本方法提高了一致性测试的效率。
- 测试系统和测试方法-202211071353.1
- 陈明;马力 - 华为技术有限公司
- 2022-09-01 - 2023-09-05 - G06F11/267
- 一种测试系统和测试方法,涉及计算机技术领域。该测试系统包括:控制装置和测试装置;测试装置,用于识别被测对象的测试边界,并根据该测试边界执行被测对象的测试并输出测试结果,测试装置与被测对象相连,测试边界用于标识对被测对象进行测试的测试单元和被测对象的类别,该测试结果指示被测对象与测试单元的兼容性;控制装置,用于向认证中心获取自动化测试程序,控制测试装置对被测对象进行测试,认证中心与控制装置通过互联网连接。如此,当被测对象与测试单元兼容时,对于处于该测试边界以内除被测对象之外的其他元件均能够与被测对象兼容,从而可以有效降低测试工作量,缩短测试耗时。
- 一种带宽可调信号测试治具-202010412675.2
- 刘安阳 - 广东浪潮大数据研究有限公司
- 2020-05-15 - 2023-08-25 - G06F11/267
- 本发明公开一种带宽可调信号测试治具,包括测试壳体、设置于所述测试壳体上并用于与测试板卡信号连接的测试接口,设置于所述测试壳体上并用于与测试终端信号连接的测试线缆,以及设置于所述测试壳体内、用于调节所述测试线缆的许用带宽的带宽调节模块。如此,通过测试接口采集测试板卡的信号,再通过测试线缆将采集到的信号发送给测试终端进行信号测试,中途利用带宽调节模块根据采集到的测试板卡的信号速率调节测试线缆的许用带宽,使得测试线缆的信号传输速率与测试板卡的信号速率匹配,从而在对不同的测试板卡进行信号测试时,可以根据不同的信号速率调节测试线缆的许用带宽,提高信号测试治具对于不同速率信号的适应性,提高测试结果精确性。
- 降低存储芯片不良率的方法、装置、电子设备及存储介质-202310473197.X
- 陈晓森;胡秋勇;赖鼐;龚晖 - 深圳市晶存科技有限公司
- 2023-04-25 - 2023-08-11 - G06F11/267
- 本发明实施例提供了一种降低存储芯片不良率的方法、装置、电子设备及计算机可读存储介质。方法包括:获取存储芯片的生产信息;根据生产信息确定存储芯片的应用场景信息;基于应用场景信息对预设的芯片测试性能阈值进行调整处理;基于调整处理后的芯片测试性能阈值对存储芯片进行测试处理得到芯片测试结果。根据本发明实施例的方案,能够很好地降低存储芯片的不良率。
- 一种计算机硬件检测用外接结构-202310358629.2
- 钱进;李慧;刘安琦;胡梦如;胡展硕 - 泰州学院
- 2023-04-06 - 2023-07-14 - G06F11/267
- 本发明公开了一种计算机硬件检测用外接结构,包括壳体一、壳体二和卡放在壳体一和壳体二内侧的硬件检测卡,所述硬件检测卡的相邻两侧分别设置有ISA插槽和PCI插槽,所述壳体一和壳体二内均设置有可同步对两个插槽进行清理的清洁机构,且壳体一和壳体二内设有相互配合且与清洁机构联动的壳体锁定机构。本发明通过清洁机构的大锥形齿轮转动带动小锥形齿轮同步转动,进而控制不同的螺纹丝杆同步转动,并使得滑块带着清洁棒活动对硬件检测卡的ISA插槽和PCI插槽进行同步清洁,防止灰尘堆积,干扰硬件检测卡的正常运行,且同步清洁,工作效率高,降低使用人员的工作负担,满足了人们对硬件检测外接结构的使用需求。
- 功能测试方法、设备及存储介质-202310383927.7
- 李青 - 无锡闻讯电子有限公司
- 2023-04-11 - 2023-07-14 - G06F11/267
- 本发明公开了一种功能测试方法、设备及存储介质,其中,上述功能测试方法中,通过获得包括功能测试标识的拨号指令,进而根据功能测试标识生成与功能测试标识对应的功能测试指令,从而根据功能测试指令执行至少一个待测试功能对应的测试流程。相比于现有技术,本申请以包括功能测试标识的拨号指令为功能触发条件,一次性触发至少一个待测试功能的测试流程,提升了功能验证效率,提高了设备生产效率。
- 测试卡和测试系统-202310086840.3
- 徐炜;谭凌云;黄伟;梁彬 - 上海遇贤微电子有限公司
- 2023-02-02 - 2023-06-30 - G06F11/267
- 本申请涉及一种测试卡和测试系统。测试卡包括:测试卡本体,测试卡本体中设有多条信号走线;多个标准PCIe插槽,分别设于测试卡本体,各标准PCIe插槽均用于与PCIe设备连接;多个标准PCIe插槽包括第一标准PCIe插槽和第二标准PCIe插槽;PCIe连接器,设于测试卡本体,经信号走线与第一标准PCIe插槽连接,PCIe连接器用于与含标准PCIe插槽的CPU主板连接,以将含标准PCIe插槽的CPU主板输出的PCIe信号通过第一标准PCIe插槽传输至连接的PCIe设备;第一高速连接插槽,设于测试卡本体,经所述信号走线与第二标准PCIe插槽连接,第一高速连接插槽用于与含高速连接插槽的CPU主板连接,以将含高速连接插槽的CPU主板输出的PCIe信号通过第二标准PCIe插槽传输至连接的PCIe设备,提高了传输PCIe信号的灵活性。
- 一种电脑主板测试治具控制方法-201911147834.4
- 李福松;杜亚松;赵海建;孙海伟 - 芯发威达电子(上海)有限公司
- 2019-11-21 - 2023-06-30 - G06F11/267
- 本发明公开了一种电脑主板测试治具控制方法,适用于AT电源与ATX电源,包括以下步骤:A1、上电,治具进入等待状态;A2、判断是否进行参数设定,若是,进入下一步,若否,转A4;A3、选择工作模式,在各模式下进行参数设定,转A5;A4、调用已存储参数;A5、进入工作状态。本申请通过对于不同的主板电源,分别设置各自的测试参数,同时记录开关机次数、及开机成功与失败的次数,实现对电脑主板的开关机次数与寿命的测试,对不同的主机电源选择不同的工作模式,保证的测试治具控制的通用性。
- cJTAG调试方法和装置、电子设备和存储介质-202310014288.7
- 陈祖尚 - 瑞芯微电子股份有限公司
- 2023-01-05 - 2023-06-23 - G06F11/267
- 本发明公开了cJTAG调试方法和装置、电子设备和存储介质。该方法包括:响应于接收到调试信号,获取当前调试安全等级以及访问序列;根据与所述调试安全等级相对应的访问方式访问cJTAG设备;以及对比所述访问序列与预设检测序列的一致性,以使系统切换至cJTAG模式。根据本发明,在cJTAG调试过程中增加安全等级保护,提高cJTAG的调试过程的安全性,进而保护芯片内部数据的安全。
- 一种主板状态检测系统、方法、电子设备和存储介质-202211710429.0
- 李星辰 - 苏州浪潮智能科技有限公司
- 2022-12-29 - 2023-05-30 - G06F11/267
- 本发明提供了一种主板状态检测系统、方法、电子设备和存储介质,该系统包括:上位机和多个传感器模块;传感器模块安装于待检测主板上的多个待检测区域,用于采集各待检测区域的状态数据,待检测区域包括主板边角区域、风扇震动中心区域、主板延伸区域,功耗器件外围区域中的一种或多种;传感器模块通过通讯线将状态数据上传至上位机;上位机中设置有计算模块,用于根据各个数据分析模型输出的分析结果,生成待检测主板的健康状态结果,数据分析模型用于根据对应区域的状态数据和历史状态数据,得到分析结果。本发明通过传感器模块采集主板的状态数据,并进行分析,实现了对主板健康状态的即使反馈和告警,避免出现主板瞬时失效等问题。
- 一种UART串口调试方法、装置、管理板卡及介质-202310141275.6
- 王超 - 浪潮电子信息产业股份有限公司
- 2023-02-16 - 2023-05-02 - G06F11/267
- 本申请公开了一种UART串口调试方法、装置、管理板卡及介质,涉及存储技术领域,包括:确定复杂可编辑逻辑器件的当前UART串口,以便所述复杂可编辑逻辑器件通过所述当前UART串口输出目标UART信号;获取所述复杂可编辑逻辑器件输出的所述目标UART信号,并利用预设的UART‑USB转换芯片将所述目标UART信号转换为对应的USB信号;将所述USB信号通过管理板卡上的USB接口输出至目标终端。可见,本申请通过UART‑USB转换芯片能够实现UART信号到USB信号的转换,并且管理板卡上设置有USB接口,实现了串口输出USB信号的功能。通过采用USB信号进行传输,能够提高信号传输的稳定性。
- 一种采用应答机制的总线中接口调试控制方法及装置-202110850943.3
- 范里政;刘付东;陈才;杨有桂 - 飞腾信息技术有限公司
- 2021-07-27 - 2023-03-21 - G06F11/267
- 本发明公开一种采用应答机制的总线中接口调试控制方法,该方法步骤包括:步骤S1.对待调试接口调试时,侦测总线中返回给主机的目标返回信号,目标返回信号包括来自于预设地址发出的第一返回信号和/或预设类型的第二返回信号;步骤S2.当侦测到第一返回信号或第二返回信号时,控制调整侦测到的信号中SYNC同步节拍内的数据内容为预设的应答信息,以使得切换将预设的应答信息回复给主机。本发明能够减少应答机制总线中接口调试的故障,提高接口调试的效率以及安全可靠性。
- 集成电路及其操作方法-201780033210.2
- M·S·卡沃萨;R·米塔尔 - 德州仪器公司
- 2017-05-01 - 2023-03-03 - G06F11/267
- 在所描述实例中,一种集成电路(100)包含功能性电路系统(114)及测试电路系统(112)。所述测试电路系统(112)具有可在多个不同状态中操作的状态机。所述集成电路(100)还具有引脚(P2)以用于接收信号TMS。所述状态机可操作以响应于所述信号TMS的电平的变化而在状态之间转变。电路系统在第一时间段将处于第一电平的所述引脚(P2)的所述信号TMS耦合到所述状态机,以使得所述状态机进入预定状态,并且电路系统(124)在第二时间段使到所述状态机的所述信号TMS维持在所述第一电平,以用于使所述状态机维持在所述预定状态。并且,在所述第二时间段期间,电路系统将所述引脚(P2)处接收的数据耦合到除所述状态机外的目的地电路(122)。所述目的地电路(122)可操作以使用来自所述引脚(P2)的数据执行连续扫描测试,而无需对所述功能性电路系统(114)进行上电复位。
- 待测设计的验证方法、平台、设备和介质-202210399728.0
- 金鑫 - 北京百度网讯科技有限公司
- 2022-04-15 - 2023-02-21 - G06F11/267
- 本公开提供了一种待测设计的验证方法、平台、设备、介质和程序产品,涉及人工智能芯片技术领域,尤其涉及芯片验证领域。具体实现方案为:通过所述验证平台中的配置模型获取配置矩阵,其中,所述配置矩阵用于记载待测设计的不同工作模式的配置选项的组合;根据所述配置矩阵确定所述待测设计当前的工作模式;根据所述待测设计当前的工作模式对所述待测设计进行验证。本公开的技术方案不仅可以有效验证待测设计的功能和性能,而且具有较强的通用性。
- 一种计算机主板维修用CPU针脚检测装置-202222140596.8
- 刘国良;李华;郭渊 - 赣南医学院
- 2022-08-15 - 2023-01-06 - G06F11/267
- 本实用新型涉及一种CPU针脚检测装置,尤其涉及一种计算机主板维修用CPU针脚检测装置。本实用新型的目的是提供一种能够更准确快速的对针脚进行检测的计算机主板维修用CPU针脚检测装置。本实用新型提供了这样一种计算机主板维修用CPU针脚检测装置,包括有底座、控制器和显示屏等,底座的一侧连接有用于进行对比检测的控制器,控制器顶部连接有用于显示图片的显示屏,显示屏和控制器通过电性连接。本实用新型的摄像头能够对主板进行拍照,并将拍好的照片传输至控制器中,控制器能够将拍好的照片与原图进行对比检测,然后通过激光定位器能够自动定位到有问题的针脚,并通过显示屏显示出来,检测更加快速准确。
- 一种基于UART接口和总线缓冲器的菊花链背板结构-202221906399.6
- 罗灿;姚永兴 - 深圳市汇辰自动化技术有限公司
- 2022-07-23 - 2022-12-09 - G06F11/267
- 本实用新型提供一种基于UART接口和总线缓冲器的菊花链背板结构,涉及测控技术领域,包括背板主体和UART接口主体,背板主体顶面开设有安装主槽,UART接口主体底面与安装主槽内部滑动连接,安装主槽一侧设有导向主槽,导向主槽靠近安装主槽的一侧贯穿设有导向副槽,安装主槽和安装副槽侧面开设有安装连接槽,导向主槽内部滑动设有限位座,限位座顶面固定设有限位柱,限位柱表面活动调节设有限位插板,UART接口主体在安装主槽内部滑动调整位置,限位插板通过插入安装连接槽限位,使UART接口主体与背板主体实现位置定位,该方法使UART接口主体实现在背板主体表面的快速拆卸定位和位置灵活调节,结构简单,便于UART接口主体在背板主体多位置测试连接使用。
- 一种硬盘故障注入方法、装置、设备及存储介质-202210589231.5
- 杨洲;汤洪亮 - 深信服科技股份有限公司
- 2022-05-27 - 2022-08-30 - G06F11/267
- 本申请涉及计算机技术领域,公开了一种硬盘故障注入方法、装置、设备及存储介质,包括:获取对目标硬盘的SAMRT信息进行查询的目标命令;其中,所述目标命令由应用层触发得到;根据所述目标命令通过调用内核系统的方式对所述目标硬盘中的SAMRT信息进行读取,得到所述目标硬盘的原始SAMRT信息;在内核层中基于读取到的所述原始SAMRT信息对所述目标硬盘进行故障注入,得到与所述原始SAMRT信息对应的注入SAMRT信息,以将所述注入SAMRT信息返回至应用层。本申请能够在内核基于SAMRT信息对硬盘进行故障注入,从而模拟硬盘SAMRT监控故障,对硬盘的可靠性能力进行验证,灵活度较高且操作简便。
- 一种JTAG接口的解锁系统及JTAG解锁控制方法-201910189515.3
- 林立 - 珠海一微半导体股份有限公司
- 2019-03-13 - 2022-08-09 - G06F11/267
- 本发明公开一种JTAG接口的解锁系统和JTAG解锁控制方法,该解锁系统包括JTAG解锁主控芯片和JTAG解锁终端;JTAG解锁主控芯片内置的随机数发生器分别为JTAG解锁主控芯片和JTAG解锁终端提供待合成解锁密钥明文和JTAG解锁命令明文,JTAG解锁主控芯片和JTAG解锁终端将其密钥存储区的密钥数据与待合成解锁密钥明文拼接成JTAG解锁密钥,控制JTAG解锁密钥在JTAG解锁终端内加密JTAG解锁命令明文,再送回JTAG解锁主控芯片内解密,并将解密得到的命令明文与随机数发生子模块所产生的比较,若相同则控制JTAG解锁主控芯片内置的JTAG接口模块进入临时解锁状态。提高JTAG调试的安全性。
- 调试电路、方法及终端-201911265539.9
- 舒世均 - 紫光展讯通信(惠州)有限公司
- 2019-12-11 - 2022-07-08 - G06F11/267
- 本申请提供一种调试电路、方法及终端,该调试电路包括:通用串行总线USB模块、逻辑电路、处理器、第一开关以及第二开关,其中,处理器至少设有数据接口、UART接口和JTAG接口;USB模块通过D+端和第一开关的第一输入端连接,通过D‑端和第一开关的第二输入端连接,通过Vbus端和逻辑电路的输入端连接;逻辑电路的第一输出端和第一开关的使能端连接,逻辑电路的第二输出端和第二开关的使能端连接;逻辑电路用于根据Vbus端的电压控制第一输出端输出第一使能信号,以及控制第二输出端输出第二使能信号。通过Vbus端的电压控制第一开关和第二开关的切换,在不拆机的情况下实现了不同接口的调试,并且适用于没有ID端的USB模块。
- 检测电源供应单元电容值的系统及方法-201810200075.2
- 欧阳光华;蔡志昌;宁淑珍 - 广达电脑股份有限公司
- 2018-03-12 - 2022-06-21 - G06F11/267
- 本发明提供一种检测电源供应单元电容值的系统及方法,在不会中断上述单元的运作下允许电容值的测量。上述单元包含一控制器,上述控制器在两段时间之间,使一电容器的电压从一第一阈值电压开始改变,并测量上述电压到达第二阈值电压时的时间差,以及上述电容值由上述时间测量、电压改变,以及功率消耗决定。
- 基于JTAG标准的测试数据传输优化方法-202210256431.9
- 黄继业;田大海;杨宇翔;董哲康;高明煜;何志伟 - 杭州电子科技大学
- 2022-03-16 - 2022-06-07 - G06F11/267
- 本发明公开了一种基于JTAG标准的测试数据传输优化方法,以IEEE1149.1协议为基础,在访问数据寄存器的过程中,在FSM的Run‑Test/Idle的状态中,在PC端的上位机上生成的压缩测试集利用JTAG端口的TDI引脚传输到电路的SRAM,利用高频时钟解码电路进行快速解码,解码进入一个缓冲电路,等待FSM的Shift‑DR状态,移入扫描链路中。其中压缩编码以FDR码为基础,给出了0/1交替编码的方法,是一种变长到变长的编码方法,f是与相关联的附加标志位,此编码相邻的两位附加标志位互为取反,只需记住f的初始值。此后它保持在0和1间交替,这减少测试数据位数,降低了测试集传输的时间开销。同时该方法中解码电路简单,且独立于被测电路。基于此,本方法具有极好的应用前景。
- 一种物联网串口设备自动化测试系统及测试方法-202011241797.6
- 张朋飞;刘祖盛;贺文涛;周厚明 - 武汉迈威通信股份有限公司
- 2020-11-09 - 2022-06-07 - G06F11/267
- 本发明提供一种物联网串口设备自动化测试系统及测试方法,测试系统,包括串口配置调试工具、串口设备、自动化测试服务器和多个公有云平台;串口配置调试工具从串口设备获取串口设备参数,并提交给私有自动化测试服务器进行存储;待串口设备与公有云平台建立连接后,公有云平台接收串口设备的上报数据,且将上报数据转发给私有自动化测试服务器;私有自动化测试服务器解析出上报数据中的串口设备参数,且将解析出的串口设备参数与本地存储的串口设备参数进行一致性校验,根据校验结果得到测试结果。本发明提供了一套串口设备的自动化测试系统,能够自动实现在多个公有云平台上对串口设备的测试,相比人工测试方法,提高了测试的效率和准确性。
- 用于测试双端口硬盘的装置及系统-202110606930.1
- 汝峰 - 长江存储科技有限责任公司
- 2021-05-28 - 2022-05-24 - G06F11/267
- 本申请提供了一种用于测试双端口硬盘的装置及系统。该装置包括:至少两个交换模块,交换模块包括:至少一对第一下行端口和第二下行端口,用于对应连接双端口硬盘的第一端口和第二端口;第一上行端口用于和测试主机连接,以在测试过程从测试主机经由第一上行端口、第一下行端口、及双端口硬盘的第一端口形成第一通信路径;第二上行端口和第三下行端口,响应于需要测试双端口硬盘,各个交换模块的第二上行端口与另一个交换模块的第三下行端口连接,以经各个交换模块的第一上行端口和第三下行端口、另一个交换模块的第二上行端口和第二下行端口、另一个交换模块对应的双端口硬盘的第二端口而形成第二通信路径和第三通信路径。
- 一种处理方法及电子设备-201710451903.5
- 张平 - 联想(北京)有限公司
- 2017-06-15 - 2022-03-25 - G06F11/267
- 本发明公开了一种处理方法及电子设备,建立硬件接入表,硬件接入表用于保存电子设备接入硬件设备时的相关信息,当电子设备出现故障时,通过硬件接入表确定接入的第一硬件设备,断开第一硬件设备的电源,确定电子设备的故障是否解除。本方案通过在硬件接入表中记录每次接入电子设备的硬件设备的相关信息,以便于在电子设备出现故障时,根据硬件接入表中的接入的硬件设备的相关信息,依次断开接入的硬件设备的电源,确定故障是否解除,从而在电子设备由于接入硬件设备出现故障时,无需开箱,拔出硬件设备再关箱开机,避免了反复开箱关箱,简化了解除故障的过程,操作简单,耗时短。
- 一种显示设备的显示效果校正方法及装置-201810230967.7
- 谷东阁;董杰;栾复磊;张翔宇 - 海信视像科技股份有限公司
- 2018-03-20 - 2022-01-28 - G06F11/267
- 本发明的实施例公开一种显示设备的显示效果校正方法及装置,涉及显示技术领域,能够通过简单的算法实现系统Gamma校正,以提高显示设备的显示效果。该方法包括:控制显示设备进入待测试模式,并显示默认图卡;获取在显示设备上采集到的预设灰阶处的显示特性数据;根据预设灰阶处的显示特性数据生成显示查找表LUT,LUT包含显示设备上的所有灰阶处的显示特性数据与调整后的显示特性数据的映射关系;在显示设备上加载LUT,以便显示设备根据LUT中调整后的显示特性数据显示检测图卡;检测检测图卡,若检测图卡不符合测试标准则在所述检测图卡上采集预设灰阶处的显示特性数据重新生成LUT。
- 用于可编程逻辑器件中可变位宽存储器的自动测试电路-202111015082.3
- 陈雷;刘亚泽;孙华波;孙健爽;王文锋;张玉;方鑫;伊经伟;李智;郭琨 - 北京时代民芯科技有限公司;北京微电子技术研究所
- 2021-08-31 - 2022-01-04 - G06F11/267
- 本发明公开了一种用于可编程逻辑中可变位宽存储器的自动测试电路,包括地址数据产生器、位宽选择器和可变位宽比较器;地址数据产生器用于自动产生15位顺序可自动翻转地址信号和数据、写使能信号,并传输给位宽选择器;位宽选择器接收到来自地址数据产生器的信号后,根据位宽选择情况对接收到的信号进行转换,并将转换后的信号传输至每一个待测存储器;可变位宽比较器用于接收来自待测存储器的输出数据信号,根据选择的位宽对信号进行转换,并将转换后的信号进行比较,得到测试结果后输出结果。本发明能够使用较少的电路结构,实现对可编程逻辑内嵌存储器的自动全遍历测试,并可根据存储器宽度选择适合的位宽进行测试,具备较高的测试效率和灵活性。
- 一种物联终端硬件接口安全自检系统-202111040698.6
- 叶志远;李志浩;曹灿;陈涛;吕卓;张伟剑;杨文;李暖暖;李鸣岩;李令龙;袁涛;桑遥;舒斐;王斌;张博文;王昱洁 - 安徽继远软件有限公司;国网新疆电力有限公司;国网新疆电力有限公司乌鲁木齐供电公司;国网河南省电力公司电力科学研究院;国家电网有限公司;国网信息通信产业集团有限公司
- 2021-09-07 - 2021-12-21 - G06F11/267
- 本发明公开了一种物联终端硬件接口安全自检系统,属于硬件接口安全检测技术领域,包括:控制模块,控制模块上连接有监控模块,监控模块上连接有硬件数据接口和软件调取接口,所述监控模块中设置有面向软件安全模块和硬件安全防护模块,用于对软件层面进行安全防护和对硬件接口进行安全防护。本发明可实现对数据接口与软件层面的安全防护,硬件设备安全的防护,硬件安全架构的环境安全防护,硬件接口安全的防护以及对数据通讯传输的安全防护,提高硬件接口的安全性能。
- 电脑主板测试线-202022635570.1
- 杨章福;伍勇强 - 湖南长城计算机系统有限公司
- 2020-11-13 - 2021-10-08 - G06F11/267
- 本实用新型属于电脑生产设备技术领域,尤其涉及一种电脑主板测试线,包括:传送结构、物料组装站、ICT测试站、自动FCT测试站、储料站和控制器,在物料组装站,电脑主板被人工组装上后续检测过程中必要的物料,ICT测试站用于测试电脑主板的电路是否合格,自动FCT测试站的FCT测试装置用于对电脑主板进行功能测试,自动FCT测试站的机械手转移运动电脑主板,储料站的识别装置对传送来的电脑主板进行识别,储料站的分拣储料装置对电脑主板进行分拣并储存,控制器与ICT测试站、机械手、FCT测试装置、识别装置和分拣储料装置均电性连接。应用本技术方案解决了现有技术中针对电脑主板测试过程中的测试工序分散的问题。
- 一种检测板内USB3.0信号的系统和方法-201810073572.0
- 马晓峥 - 郑州云海信息技术有限公司
- 2018-01-25 - 2021-08-20 - G06F11/267
- 本申请公开了一种检测板内USB3.0信号的系统和方法,该系统包括信号检测设备,还包括USB3.0接口模块和带SMP连接器的线缆。其中,USB3.0接口模块与信号检测设备连接,带SMP连接器的线缆用于引出板内的USB3.0信号,带SMP连接器的线缆的一端通过线缆上的探针与板内终端的信号线焊接连接,另一端通过线缆上的SMP连接器与USB3.0接口模块连接。该方法包括:通过带SMP连接器的线缆采集板内USB3.0信号;将USB3.0信号通过USB3.0接口模块传递至信号检测设备;利用信号检测设备对板内USB3.0信号进行检测。通过本申请中的系统和方法,能够将板内USB3.0信号引出至一USB3.0接口模块,使板内USB3.0信号的检测结果更加可靠和准确。
- 专利分类