[发明专利]一种采用AXI总线访问host的方法、系统、芯片及存储介质在审

专利信息
申请号: 202310907235.8 申请日: 2023-07-21
公开(公告)号: CN116893993A 公开(公告)日: 2023-10-17
发明(设计)人: 萧启阳;摆海龙 申请(专利权)人: 深圳云豹智能有限公司
主分类号: G06F13/37 分类号: G06F13/37;G06F15/78
代理公司: 深圳汇智容达专利商标事务所(普通合伙) 44238 代理人: 熊贤卿
地址: 518000 广东省深圳市前海深港合作区前*** 国省代码: 广东;44
权利要求书: 暂无信息 说明书: 暂无信息
摘要: 发明公开了一种采用AXI总线访问host的方法,其包括步骤:通过输入接口接收针对一个host的写操作命令,将所述写操作命令缓存在命令虚拟输出队列中与所述host对应的命令列表中;采用轮转调度的方式调度所述写操作命令;将所述写操作命令中的数据缓存在一数据虚拟输出队列中与所述host对应的数据列表中;采用独享分发结合共享分发的方式,将所述写操作命令的写地址信息及控制参数发送给对应的host,以进行写操作执行处理;接收host返回的写操作执行响应,并发送给输出接口。本发明还公开了相应的系统、芯片及存储介质。实施本发明,可以提高AXI访问的效率以及安全性。
搜索关键词: 一种 采用 axi 总线 访问 host 方法 系统 芯片 存储 介质
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳云豹智能有限公司,未经深圳云豹智能有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202310907235.8/,转载请声明来源钻瓜专利网。

同类专利
  • 一种采用AXI总线访问host的方法、系统、芯片及存储介质-202310907235.8
  • 萧启阳;摆海龙 - 深圳云豹智能有限公司
  • 2023-07-21 - 2023-10-17 - G06F13/37
  • 本发明公开了一种采用AXI总线访问host的方法,其包括步骤:通过输入接口接收针对一个host的写操作命令,将所述写操作命令缓存在命令虚拟输出队列中与所述host对应的命令列表中;采用轮转调度的方式调度所述写操作命令;将所述写操作命令中的数据缓存在一数据虚拟输出队列中与所述host对应的数据列表中;采用独享分发结合共享分发的方式,将所述写操作命令的写地址信息及控制参数发送给对应的host,以进行写操作执行处理;接收host返回的写操作执行响应,并发送给输出接口。本发明还公开了相应的系统、芯片及存储介质。实施本发明,可以提高AXI访问的效率以及安全性。
  • BMS主控板、BMS系统及电池包-202223577503.4
  • 何德娇;杨红新;张建彪;仇惠惠;常一鸣;张羽;樊宇轩 - 章鱼博士智能技术(上海)有限公司
  • 2022-12-30 - 2023-07-14 - G06F13/37
  • 本实用新型提供了一种BMS主控板、BMS系统及电池包,本实用新型的BMS主控板上设有MCU,以及与MCU相连的桥接模块;桥接模块包括周边具有引脚单元的子板,以及设于子板上的用于安装桥接芯片的安装区域,引脚单元中的若干引脚定义固定并用于与桥接芯片上对应的若干引脚相连。本实用新型所述的BMS主控板,通过使桥接模块包括周边具有引脚单元的子板,并于子板上设置有安装桥接芯片的安装区域,便于针对不同的AFE芯片,有选择性的将引脚单元的若干引脚与不同的桥接芯片上相对应的若干引脚相连,从而便于实现多种AFE菊花链采集方案的适配,以达到最小变动量实现工作需求的目的,且结构简单,具有较好的实用性。
  • 电子控制装置及通信设备-201780057339.7
  • 岩泽宽;广津铁平;渡部光彦 - 日立安斯泰莫株式会社
  • 2017-10-24 - 2023-05-05 - G06F13/37
  • 本发明提供能在抑制制造成本的同时鉴定连接至总线的通信设备的顺序的电子控制装置等。本发明中,端口(111)上连接总线线路(2)的一端,端口(112)上连接总线线路(2)的另一端。总线线路(2)上连接多个下位ECU(301~304)。电流传感器(CS)分别测定因多个下位ECU(301~304)的各方对总线线路(2)施加电流而流至端口(111)的电流(Is1)以及流至端口(112)的电流(Is2)。上位控制器(12)根据针对多个下位ECU(301~304)的各方测定出的电流(Is1)和电流(Is2),来鉴定多个下位ECU(301~304)在总线线路(2)上的顺序。
  • 数据传输方法、装置、计算机设备和存储介质-202110382596.6
  • 王浩宇;蒋忠平 - 上海联影微电子科技有限公司
  • 2021-04-09 - 2023-03-24 - G06F13/37
  • 本申请涉及一种数据传输方法、装置、计算机设备和存储介质。所述方法包括:获取多个通道的输入数据,并将各通道的输入数据存入多个预设的数据缓存器中;判断至少一个数据缓存器中的数据量和预设阈值的关系,得到判断结果;根据判断结果,确定将各数据缓存器中的数据传入对应的信号接口。采用本方法能够避免数据的拥堵,从而避免了由于数据的拥堵造成的数据丢帧的问题。
  • 一种芯片内部目标模块的访问装置及方法-202211180540.3
  • 唐锋 - 北京物芯科技有限责任公司
  • 2022-09-26 - 2023-01-17 - G06F13/37
  • 本发明提供了一种芯片内部目标模块的访问装置及方法,每个目标模块通过一个总线环连接接口转换模块;接口转换模块用于实现外部总线访问信号与总线环访问信号之间转换,并通过相应的总线环利用总线环访问信号访问各目标模块;总线环用于通过硬件流水线方式同时传输多个被访问的目标模块的总线环访问信号。本发明实现从外部接口并发发起多个模块的内部寄存器或RAM表项的访问,并解决了某个目标模块的访问速度慢影响其他目标模块访问的问题,同时化了芯片内部模块访问的物理逻辑,提高了芯片工作主频。
  • 一种BMS从控地址分配方法及BMS主控模块、BMS从控模块-202210922451.5
  • 孙君起;田云芳;曹勇;杨大鹏;孙阳 - 中航锂电(洛阳)有限公司
  • 2022-08-02 - 2022-11-08 - G06F13/37
  • 本发明属于电池管理系统技术领域,具体涉及一种BMS从控地址分配方法及BMS主控模块、BMS从控模块。BMS从控地址分配方法包括:BMS主控模块同时发送周期性信号与自定义地址信号至第一个BMS从控模块;当第一个BMS从控模块接收到周期性信号的第一个电平突变时刻后,连续读取设定个数的周期性信号电平突变时刻处的自定义地址信号的值作为对应从控模块的地址;第一个BMS从控模块地址设置完毕后,对自定义地址信号进行处理以得到设置下一个从控模块的地址,将周期性信号和处理后的自定义地址信号发送给下一个BMS从控模块。通过上述地址分配方法,避免了因仅发送地址信号时,发送与接收信号的误差影响地址的设置,提高了设置从控地址的准确性。
  • 数字通信接口中的动态寻址系统和方法-202210375783.6
  • E·Z·特费里 - 意法半导体股份有限公司
  • 2022-04-11 - 2022-10-18 - G06F13/37
  • 本公开的实施例涉及数字通信接口中的动态寻址系统和方法。在数字通信系统中,主设备和若干从设备通过共享数据通信总线与主设备通信地耦合。在地址分配过程期间,主设备为从设备分配不同的相应动态地址,以寻址从设备进行数据通信;在地址分配过程期间,从设备被布置为菊花链配置,其中每个从设备具有菊花链输入和菊花链输出,从设备的菊花链输入被耦合到菊花链配置中先前从设备的菊花链输出,第一个从设备的菊花链输入被耦合到主设备的菊花链使能输出;具体地,主设备被配置为基于它们在菊花链配置中的布置,将相应的动态地址分配给从设备。
  • 芯片网络系统以及其形成方法-201410745994.X
  • 易冬柏;方励;朱小虎;董启明;张浩亮 - 扬智科技股份有限公司
  • 2014-12-09 - 2018-11-16 - G06F13/37
  • 一种芯片网络系统及其形成方法。芯片网络系统包括多个第一核心元件、多个第二核心元件、第一核心接口处理器、仲裁器以及存储器。第一核心接口处理器依据这些第一核心元件所分别具备的延时信息来整合这些第一核心元件的各个传输数据以形成第一核心接口数据。第一核心接口数据包括多个数据封包,且每个数据封包至少包括延时权值。仲裁器这些依据这些第一核心元件的延时状态与每个数据封包中的延时权值来决定第一核心接口数据中各个封包以及这些第二核心元件的第二传输数据对存储器的存取顺序。
  • 一种基于多服务器节点间总线访问的优先权调配方法-201310491349.5
  • 刘涛;刘士豪 - 浪潮电子信息产业股份有限公司
  • 2013-10-18 - 2017-04-05 - G06F13/37
  • 本发明提供一种基于多服务器节点间总线访问的优先权调配方法,首先按照服务器节点总线通信要求,将关键参与总线通信逻辑的物理信号采用可编程逻辑控制器进行分组整合;同时进行并行各节点的高速数据传输起始监测;将总线信号的时间先后、触发优先级要求等实际值配合要求在DSP中内置实现,原则是总线空闲阶段,为保证数据响应的实时性,总线按照自然排序在各个节点之间顺序切换接通;当总线繁忙时,除了考虑自然排序外,还加入了等待时间的判断,等待时间较大的节点优先接入总线通信;即将各总线信号的时间先后、触发要求采用DSP软件语言实现;可编程逻辑控制器将采集到的总线通信信号传送至DSP数据处理中心,DSP按照预先的时序要求,判断各参与的信号的时间先后、触发要求等实际值,进而给出判断是否满足总线切换要求,达到资源的均衡配置。
  • 便携式数据存储设备-200680019567.7
  • 沈望傅;卢昌义;林晨芳 - 创新科技有限公司
  • 2006-05-11 - 2008-05-28 - G06F13/37
  • 一种便携式存储设备(100),其可以通过互连的插头(110)和插座(120)被串行地与至少一个其他的便携式存储设备(100)连接,所述插头和插座遵从诸如通用串行总线(USB)标准或者IEEE 1394标准之类的标准;其中,存储设备(100)包括运行固件的处理器,所述固件使得被互连的设备如同单个存储设备一样工作,来自每个被连接设备(100)的文件分配表向下级联至第一被连接设备(100),并且被存储在第一连接设备的存储器中;其中,单个文件可以分布在数个互连存储设备上。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top