[发明专利]一种非易失存储器和动态随机存取存储器的融合内存系统有效

专利信息
申请号: 201410041777.2 申请日: 2014-01-28
公开(公告)号: CN103810113A 公开(公告)日: 2014-05-21
发明(设计)人: 冯丹;刘景宁;童薇;冒伟;周文;张双武;李铮;罗锐 申请(专利权)人: 华中科技大学
主分类号: G06F12/02 分类号: G06F12/02;G06F12/08;G06F12/16
代理公司: 华中科技大学专利中心 42201 代理人: 朱仁玲
地址: 430074 湖北*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种非易失存储器和动态随机存取存储器的融合内存系统,将非易失存储器和动态随机存取存储器融合在一起,共同作为计算机系统的内存统一管理,其中动态随机存取存储器既可以与非易失存储器统一编址,亦可以以部分容量充当非易失存储器的高速缓冲存储器(cache),其cache空间的容量大小自适应数据负载特点而动态可配,以便加快非易失存储器的访问速度,并能降低I/O访问磁盘频率,提高计算机系统整体性能。
搜索关键词: 一种 非易失 存储器 动态 随机存取存储器 融合 内存 系统
【主权项】:
一种非易失存储器和动态随机存取存储器的融合内存系统,包括:统一编址、统一管理的非易失存储器(NVM)和动态随机存取存储器(DRAM),其中DRAM包括充当非易失存储器的cache的DRAM cache部分,其空间容量可动态调整;协议转换模块,用于将非易失存储器物理芯片封装接口协议转换为内存接口所采用的内存协议;融合内存控制器,用于根据非易失存储器和DRAM物理芯片的工作时序、上层调用命令以及引脚电平信号状态,设置工作状态机以完成相应的操作,并提供驱动内存芯片的软件接口;融合内存管理模块,用于对融合内存进行统一管理,包括DRAM空间容量动态调整子模块,其中,所述DRAM空间容量动态调整子模块用于周期性监测DRAM cache部分的命中率H,并检测读写请求比例R:R=读请求数目÷写请求数目    (1)当命中率H<K且读写请求比例R<T时,增大DRAM cache容量,其中,K、T均为预定阈值,其值可根据用户需求而自定义配置,0<K<1,0<T<1;当命中率H≥K且读写请求比例R≥T时,减小DRAM cache容量。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华中科技大学,未经华中科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410041777.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top