[发明专利]与非闪存装置的多输入/输出修复方法及其与非闪存装置无效

专利信息
申请号: 200510005784.8 申请日: 2005-01-25
公开(公告)号: CN1697085A 公开(公告)日: 2005-11-16
发明(设计)人: 朴镇寿 申请(专利权)人: 海力士半导体有限公司
主分类号: G11C16/06 分类号: G11C16/06;G11C7/00;H01L21/8247
代理公司: 北京市柳沈律师事务所 代理人: 黄小临;王志森
地址: 韩国*** 国省代码: 韩国;KR
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种“与非”闪存装置的多输入/输出修复方法及其“与非”闪存装置。根据本发明,在页缓冲区系置于主阵列和冗余阵列的上方和下方并具有不同的数据线的“与非”闪存装置中,系根据外部地址选取该冗余阵列的上方/下方页缓冲区,且数据会在冗余数据线上传输,而该数据最后会经由数据线选择单位而被选取。因此,在本发明中,若要修复具有不同地址的主行,可以一对一地将其以冗余行替换,并因此可达到具有相同地址的两主行的多输入/输出修复。
搜索关键词: 闪存 装置 输入 输出 修复 方法 及其
【主权项】:
1.一种“与非”闪存装置的多输入/输出修复方法,且在该“与非”闪存装置中,第一和第二页缓冲区系置于主阵列中,而第三和第四页缓冲区则置于冗余阵列中;该“与非”闪存装置包括第一和第二地址熔丝区块,以分别选取第三和第四页缓冲区,以及第一和第二输入/输出熔丝区块,以选取由第一到第四页缓冲区所收到的数据中的一个,并经由第一数据线将选定数据传送至输入/输出缓冲区,其中系根据欲修复主行地址,经由第一和第二地址熔丝区块同时选取第三和第四页缓冲区,且由第三和第四页缓冲区收到的第一和第二数据系因此分别传输于第二和第三数据线上,而经由第二和第三数据线收到的第一和第二数据则会根据第一和第二输入/输出熔丝区块的输出信号传输于第一数据线上,藉此可修复主行。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海力士半导体有限公司,未经海力士半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510005784.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top