[发明专利]一种基于数学组合运算的高精度时差测量与产生方法有效
申请号: | 201811583156.1 | 申请日: | 2018-12-24 |
公开(公告)号: | CN109656123B | 公开(公告)日: | 2020-08-25 |
发明(设计)人: | 侯君锋;杜润昌;杨林 | 申请(专利权)人: | 成都天奥电子股份有限公司 |
主分类号: | G04F10/02 | 分类号: | G04F10/02 |
代理公司: | 成都顶峰专利事务所(普通合伙) 51224 | 代理人: | 何红信 |
地址: | 610000 四川省*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种基于数学组合运算的高精度时差测量与产生方法,包括时差测量步骤:多路系统时钟信号产生;外部输入脉冲信号,经过输入延迟线组产生多路逐步延迟脉冲信号;通过多路系统时钟信号对多路延迟脉冲信号进行状态采集,计算出时差;时差产生步骤:外部输入脉冲信号,与本地脉冲信号进行时差测量,得出测量结果;根据测量结果,对测量结果、输出延迟线组的延迟时间、调相值、输出驱动系统时钟通道进行数学组合运算,配置对应参数,调整输出的脉冲信号,使其输出脉冲信号与输入脉冲信号的相位差按照预定设置运行。本发明可以达到1ps甚至fs量级的时差的高精密测量和相位高精度可调的脉冲信号,硬件电路实现简单,软件算法上实现简单。 | ||
搜索关键词: | 一种 基于 数学 组合 运算 高精度 时差 测量 产生 方法 | ||
【主权项】:
1.一种基于数学组合运算的高精度时差测量与产生方法,其特征在于:包括时差测量步骤和时差产生步骤;所述时差测量步骤包括如下:外部输入时钟信号,通过锁相倍频器,产生多路相位逐步差为a°的且频率均为fsys_clk的系统时钟信号clkn;外部输入脉冲信号,经过延迟线步进为Td的输入延迟线组进行延迟,产生多路逐步延迟脉冲信号;通过多路系统时钟信号clkn对经过输入延迟线组后的多路延迟脉冲信号进行状态采集,计算出时差,实现对输入脉冲信号的高精度时差测量;所述时差产生步骤包括如下:系统本地产生一个周期性的脉冲信号,外部输入一个周期性的脉冲信号,与本地脉冲信号进行时差测量,得出测量结果;根据测量结果,对测量结果、输出延迟线组的延迟时间、调相值、输出驱动系统时钟通道进行数学组合运算,配置对应参数,调整输出的脉冲信号,使其输出脉冲信号与输入脉冲信号的相位差按照预定设置运行,实现相位高精度可调的脉冲信号输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都天奥电子股份有限公司,未经成都天奥电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811583156.1/,转载请声明来源钻瓜专利网。
- 同类专利
- 基于非线性回归的时间间隔测量方法及系统-201911140191.0
- 王海峰;张升康;王学运;王宏博;易航;王艺陶 - 北京无线电计量测试研究所
- 2019-11-20 - 2022-08-19 - G04F10/02
- 本发明公开了一种基于非线性回归的时间间隔测量方法,包括:第一待测信号进入LC振荡器,第一待测信号激发LC振荡器电容充电和电感放电产生阻尼正弦波信号;对阻尼正弦波信号进行A/D转换和采样产生数字信号;对数字信号进行非线性回归估计,以估计阻尼正弦波的幅度、频率、相位和阻尼系数;对第二待测信号进行与第一待测信号进行相同的处理,以估计第二待测信号激发产生的阻尼正弦波的幅度、频率、相位和阻尼系数;第一待测信号产生的阻尼正弦波信号与第二待测信号产生的阻尼正弦波信号进行相关运算,以估计两个阻尼正弦波信号的时间间隔。本发明的技术方案可以消除由于温度变化而引起的时间间隔测量误差,降低了系统的使用复杂度。
- 一款无软件耐低温定时计时器-202210463106.X
- 罗学彬;常崇泽;张伟伟;刘平;刘喜平;张春杰;吕勇刚;武昊;郝少悦;郭春生;蔚娟;王宁;袁杰文;王文敏;段春燕;刘冬;畅萧 - 山西新华防化装备研究院有限公司
- 2022-04-29 - 2022-07-08 - G04F10/02
- 本发明涉及定时器,具体为一款无软件耐低温定时计时器,包括型号为CD4060的芯片U 5、型号为74HC192的芯片U2、U3、U4、型号为74HC00的芯片U1、晶振电路和耐低温电池,该定时计时器采用耐低温电池作为驱动电源,晶振电路作为芯片内部振荡计时使用,芯片U 5作为总体计时芯片,三个组合式芯片用作振荡电路的分频计时,最终设计计算为5分钟输出电压反馈,利用蜂鸣器和LED灯提醒定时时间到位,并利用复位按钮进行复位,驱动电源的供电线路上设置开关按钮,定时器内部电路设置在壳体内。本发明可在低温环境下正常使用采用无可编程控制器的硬件组合形式,通过科学计算和整体布局,定时器操作简单,使用方便,满足用户在低温环境下对定时的使用需求。
- 一种小型6位显示累加计时器-202120137694.9
- 夏玉果;赵涛 - 江苏信息职业技术学院
- 2021-01-19 - 2021-08-24 - G04F10/02
- 本实用新型提供了一种小型6位显示累加计时器,包括:输入回路(用于接收外部的无源开关信号,通过处理变成累计时回路可识别的电平信号,触发累计时回路进行累计时或复位动作)、计时时基设置回路(用于提供不同的计时时基供用户选择)、累计时回路(根据计时时基设置回路的设定值设定对应的计时时基,在接收到输入回路的计时或复位信号后进行计时或复位动作)、显示回路(用于显示实时工作状态)和电源回路(用于供电)。本实用新型中低功耗模块由单片机实现,内部电路元器件少,内置锂电池能保证正常工作5‑7年,能保证产品长时间可靠的运行,极大的节省了生产厂商的人工及物料费用,提高生产效率,减少生产和维护成本,提高用户的体验性。
- 计时测量装置、电子时钟、计时测量方法、存储有程序的存储介质-201910105462.2
- 流田宽史;久田茂树 - 卡西欧计算机株式会社
- 2019-02-01 - 2021-02-05 - G04F10/02
- 本发明提供计时测量装置、电子时钟、计时测量方法、存储有程序的存储介质,在测量中能够容易调整设定时间。计时测量装置具备:信号输出部,其输出预定频率的时钟信号;控制部;操作接受部,其接受输入操作。控制部存储与在计时测量时顺序地计数的多个设定时间分别相关的各时间设定,在使用时钟信号计数的经过时间成为各时间设定中的所选择的当前时间设定的设定时间的情况下,对经过时间进行初始化,将当前时间设定切换为顺序中的下一个时间设定,在对时间设定的任意一个的经过时间的计数过程中,操作接受部接受了预定的变更指令的情况下,根据变更指令,进行变更当前时间设定的设定时间的相对于经过时间的剩余时间的变更动作。
- 一种基于数学组合运算的高精度时差测量与产生方法-201811583156.1
- 侯君锋;杜润昌;杨林 - 成都天奥电子股份有限公司
- 2018-12-24 - 2020-08-25 - G04F10/02
- 本发明公开一种基于数学组合运算的高精度时差测量与产生方法,包括时差测量步骤:多路系统时钟信号产生;外部输入脉冲信号,经过输入延迟线组产生多路逐步延迟脉冲信号;通过多路系统时钟信号对多路延迟脉冲信号进行状态采集,计算出时差;时差产生步骤:外部输入脉冲信号,与本地脉冲信号进行时差测量,得出测量结果;根据测量结果,对测量结果、输出延迟线组的延迟时间、调相值、输出驱动系统时钟通道进行数学组合运算,配置对应参数,调整输出的脉冲信号,使其输出脉冲信号与输入脉冲信号的相位差按照预定设置运行。本发明可以达到1ps甚至fs量级的时差的高精密测量和相位高精度可调的脉冲信号,硬件电路实现简单,软件算法上实现简单。
- 一种抗漏电干扰的可调计时电路-201610948469.7
- 白胜天;成杨;张树晓 - 中颖电子股份有限公司
- 2016-10-26 - 2019-01-15 - G04F10/02
- 本发明提供了一种抗漏电干扰的可调计时电路。抗漏电干扰的可调计时电路包括:比较器,用于将外接电容的电压与一预设的电压阈值进行比较并输出比较结果;逻辑电路,具有接收时钟信号的端口,能接收使能信号、所述比较器的输出信号以及时钟信号,并输出控制信号,其中,逻辑电路从使能信号有效且外接电容开始充电开始,直到外接电容的电压到达预设的电压阈值的这段时间内对时钟信号进行计数,并获得第一计数值;逻辑电路对第一计数值进行调整,并输出控制信号;受控计数器,用于接收欲延迟的输入信号以及控制信号,并根据控制信号进行计数,当计数至第二计数值时,受控计数器才输出输入信号,其中,第二计数值由逻辑电路输出的控制信号所确定。
- 电子日期管理器-201810189753.X
- 韦广用 - 韦广用
- 2018-03-08 - 2018-06-29 - G04F10/02
- 本发明公开了一种电子日期管理器,涉及电器产品制造技术领域,包括主控模块,其特征在于:所述主控模块连接有振荡电路和计时存储模块,所述主控模块通过插头与驱动模块连接,所述驱动模块与显示模块连接。本发明可以解决因出厂日期与使用日期不一致,损害消费者的利益的问题。
- 读取电路和电子设备-201621418704.1
- A·康特;E·卡斯塔尔多;R·A·比安基;F·拉罗萨 - 意法半导体(克洛尔2)公司;意法半导体(鲁塞)公司;意法半导体股份有限公司
- 2016-12-22 - 2017-11-14 - G04F10/02
- 本申请涉及读取电路和电子设备。读取电路配备有连接在第一偏置端子和浮置节点之间的存储电容器;以及连接在浮置节点和参考端子之间的放电元件,用于通过经由相应电介质的泄漏对存储在存储电容器中的电荷进行放电。读取电路还具有运算放大器,其具有连接到浮置节点并接收读取电压的第一输入端子、接收参考电压的第二输入端子和在其上提供输出电压的输出端子,输出电压的值取决于读取电压和参考电压之间的比较并且指示存储电容器中的剩余电荷。在对用于提供输出电压的参考电压与读取电压之间进行比较之前,移位级移位浮置节点的读取电压的值。由此可以提供用于LTC级的改进的读取电路和相应的电子设备,其具有改进的电性能。
- 一种教学竞赛用数字计时器-201520840762.2
- 潘瑞雪 - 潘瑞雪
- 2015-10-28 - 2016-04-06 - G04F10/02
- 本实用新型公开了一种教学竞赛用数字计时器,包括时基芯片U1、电阻R1、电位器RP1、电容C1、开关S1、发光二极管LED、计算器和光耦U2,开关S1一端连接电源VCC,开关S1另一端分别连接电阻R1、开关S2、时基芯片U1引脚8和电阻R2,开关S2另一端分别连接接地电阻R4和时基芯片U1引脚4,电阻R2另一端连接发光二极管LED正极,发光二极管LED负极分别连接时基芯片U1引脚3和电阻R3,电阻R3另一端连接光耦U2内发光二极管正极,光耦U2内发光二极管负极分别连接时基芯片U1引脚1、电容C2和电容C1并接地。本实用新型教学竞赛用数字计时器采用NE555控制,电路结构简单,成本低,配合计算器,甚至可以自制,使用方便。
- 专利分类