[发明专利]高深宽比间隙掺杂层间介质的填充方法无效
申请号: | 200910199436.7 | 申请日: | 2009-11-26 |
公开(公告)号: | CN101740377A | 公开(公告)日: | 2010-06-16 |
发明(设计)人: | 孙凌;智晓愿;时延;刘正超;黄庆丰 | 申请(专利权)人: | 上海宏力半导体制造有限公司 |
主分类号: | H01L21/316 | 分类号: | H01L21/316;H01L21/8247 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 郑玮 |
地址: | 201203 上海*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明的高深宽比间隙掺杂层间介质的填充方法包括以下步骤:采用高密度等离子体化学气相淀积法淀积氧化膜填充高深宽比间隙;在上述氧化膜上淀积掺杂氧化物。本发明的高深宽比间隙掺杂层间介质的填充方法改善了掺杂层间介质填充高深宽比间隙的工艺,提高了半导体器件的性能。 | ||
搜索关键词: | 高深 间隙 掺杂 介质 填充 方法 | ||
【主权项】:
一种高深宽比间隙掺杂层间介质的填充方法,其特征在于,包括以下步骤:采用高密度等离子体化学气相淀积法淀积氧化膜填充高深宽比间隙;在上述氧化膜上淀积掺杂氧化物。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海宏力半导体制造有限公司,未经上海宏力半导体制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910199436.7/,转载请声明来源钻瓜专利网。
- 同类专利
- 半导体装置的制造方法、基板处理装置及程序-201780088300.1
- 角田彻;奥野正久;山本克彦;定田拓也;堀井贞义 - 株式会社国际电气
- 2017-03-23 - 2019-11-05 - H01L21/316
- 具有以下工序:将表面形成有含有硅氮烷键的膜的基板加热至第一温度,并对基板供给含有过氧化氢的第一处理气体,从而对含有硅氮烷键的膜进行改性的第一工序;以及,在第一工序之后,将基板加热至比第一温度高的第二温度,并对基板供给含有过氧化氢的第二处理气体,从而对含有硅氮烷键的膜进行改性的第二工序。
- 涂料组分、其制造方法及其用途-201580008695.0
- D·V·范;D·韦伯;F·耶恩克 - 赢创德固赛有限公司
- 2015-02-09 - 2019-10-11 - H01L21/316
- 本发明涉及一种涂料组分,所述涂料组分可由至少一种含钇的前体、溶剂A和与溶剂A不同的溶剂B制成,溶剂A的20℃下的蒸汽压力相对于溶剂B的20℃下的蒸汽压力之比符合(公式1),本发明还涉及一种用于制造所述涂料组分的方法,并且涉及所述涂料组分的用途。
- 铁电薄膜形成用组合物及其制造方法-201480020867.1
- 土井利浩;樱井英章;曽山信幸 - 三菱综合材料株式会社
- 2014-05-14 - 2019-08-16 - H01L21/316
- 本发明提供一种铁电薄膜形成用组合物及其制造方法。本发明的铁电薄膜形成用组合物是通过预烧工序及烧成工序来调整成膜的杨氏模量,且即使每一次的涂膜较厚,烧成时也几乎不发生龟裂而能够获得结晶性较高的薄膜,从而可减少涂膜次数而提高薄膜的制造效率。通过使用铁电薄膜形成用组合物,即使每一次的涂膜较厚,烧成时也几乎不发生龟裂而形成结晶性较高的薄膜,所述铁电薄膜形成用组合物的特征在于,该铁电薄膜形成用组合物是包含铁电薄膜的前驱体、溶剂及反应控制物质,且通过涂膜的预烧及烧成来形成铁电薄膜的组合物,上述反应控制物质的含量是在200℃~300℃的预烧阶段中成膜的杨氏模量为42GPa以下且在400℃~500℃的烧成阶段中成膜的杨氏模量成为55GPa以上的量。
- 半导体装置-201580022823.7
- 根岸哲;寺井护;山本圭 - 三菱电机株式会社
- 2015-03-17 - 2019-06-18 - H01L21/316
- 具备:半导体元件(5),具有半导体基板(1)、形成于半导体基板(1)的正面(1A)且具有开口部的绝缘膜(2)以及在半导体基板(1)的正面(1A)上在开口部内形成的电极(3);以及第1保护膜(9),被设置成覆盖半导体元件(5),绝缘膜(2)的膜厚(W1)是半导体基板的厚度(W2)的1/500以上且4μm以下,绝缘膜的每单位膜厚的压缩应力是100MPa/μm以上。
- 控制BPSG膜的回流行为及其制作的器件-201610046527.7
- J·斯泰恩布伦纳;H·霍弗;H·休特;R·K·乔施;M·卡恩;M·珀尔齐尔;H·舍恩赫尔 - 英飞凌科技奥地利有限公司
- 2016-01-22 - 2019-05-03 - H01L21/316
- 本发明涉及控制BPSG膜的回流行为及其制作的器件。一种沉积绝缘层的方法包括通过使用处于第一流率的硅源和处于第二流率的掺杂剂源沉积硅酸盐玻璃层而在特征的侧壁之上执行一次沉积。掺杂剂源的流量与硅源的流量的比值是第一比值。方法进一步包括通过增加相对于掺杂剂源的流量的硅源的流量在特征的侧壁之上执行二次沉积。掺杂剂源的流量与硅源的流量的比值是低于第一比值的第二比值,并且在执行二次沉积之后停止硅源的流量。在停止硅源的流量之后执行回流工艺。在回流工艺之后,特征的侧壁之上的硅酸盐玻璃的层的厚度的变化在1%到20%之间。
- 一种晶片生长装置及方法-201410105926.7
- 范建国;沈建飞 - 中芯国际集成电路制造(上海)有限公司
- 2014-03-20 - 2019-04-23 - H01L21/316
- 本发明提供一种晶片生长装置及方法,所述装置包括:一炉管;一晶舟,置于所述炉管中;第一晶片组,其中的晶片的背面沉积氮化硅层;第二晶片组,靠近所述第一晶片组,其中的晶片的背面沉积氧化硅层;多个控片,分别置于所述晶舟的上部、中部和下部;多个挡片,包括侧挡片和附加挡片,所述侧挡片分别置于所述第一控片的上部和所述第三控片的下部,所述附加挡片将所述第一晶片组和所述第二晶片组隔开,并置于所述第三控片的上部。本发明在实现带有氮化硅的晶片和普通氧化硅晶片混合制程同时进行的同时提高了晶片可靠性测试的结果和晶片的良品率。
- 用于填充间隙的方法和设备-201780044443.2
- V·珀尔;W·科内鹏;B·琼布罗德;D·皮尔勒;G·范德尔斯达;铃木俊哉 - ASMIP控股有限公司
- 2017-07-14 - 2019-04-16 - H01L21/316
- 提供一种通过在反应室中提供基底并进行以下操作来填充一个或多个间隙的方法:以第一剂量将第一反应物引入到所述基底上,由此在第一区域上由所述第一反应物形成不超过约一个单层;以第二剂量将第二反应物引入到所述基底上,由此在表面的第二区域上由所述第二反应物形成不超过约一个单层,其中所述第一和所述第二区域在其中所述第一和第二反应物发生反应的重叠区域中重叠,并留下其中所述第一和所述第二区域不重叠的初始未反应区域;及以第三剂量将第三反应物引入到所述基底上,所述第三反应物与残留的在所述初始未反应区域上的所述第一或第二反应物发生反应。
- 沟槽型半导体器件及其制作方法-201410820014.8
- 何云;焦伟 - 华润微电子(重庆)有限公司
- 2014-12-25 - 2019-03-12 - H01L21/316
- 本发明提供一种沟槽型半导体器件及其制作方法,包括:1)提供半导体衬底,半导体衬底上形成有外延层;在外延层内形成沟槽;2)形成第一氧化层;3)形成屏蔽电极;4)形成厚度均匀的第二氧化层及隔离氧化层;5)沉积第二多晶硅作为栅电极。使用超低温高掺杂多晶硅来做屏蔽电极,并通过直接氧化所述屏蔽电极形成隔离氧化层,可使得屏蔽电极氧化速率大于沟槽侧壁的氧化速率,这样在不改变栅氧厚度的前提下,可以显著提高所述隔离氧化层与所述第二氧化层的比例,使得二者的比例可以达到2以上,进而使得器件具有耐压高、漏电小的特性,大大提高了器件的性能。
- 半导体器件的制造方法、衬底处理装置及程序-201680085630.0
- 堀田英树;寺崎昌人 - 株式会社国际电气
- 2016-09-20 - 2019-01-04 - H01L21/316
- 抑制反应气体对基底带来的不良影响。包括:通过对衬底供给原料气体而在衬底上形成无定形状态的晶种层的工序;通过对晶种层进行热处理而使晶种层多晶化的工序;和,通过将下述循环实施规定次数而在经多晶化的晶种层上形成氧化膜、并且将经多晶化的上述晶种层氧化的工序,所述循环为非同时地实施对衬底供给原料气体的工序、和对衬底供给含氧气体及含氢气体的工序。
- 一种溶液法制备高密度氧化锆绝缘层薄膜的方法-201810521550.6
- 宁洪龙;周尚雄;姚日晖;袁炜健;史沐杨;李志航;蔡炜;朱镇南;魏靖林;彭俊彪 - 华南理工大学
- 2018-05-28 - 2018-11-09 - H01L21/316
- 本发明属于薄膜晶体管制备技术领域,公开了一种溶液法制备高密度氧化锆绝缘层薄膜的方法。将Zr(NO3)4·5H2O和H3BO3溶于乙二醇单甲醚中,搅拌老化得到前驱体溶液;在ITO玻璃衬底上旋涂所得前驱体溶液,然后退火处理,得到高密度ZrO2绝缘层薄膜。本发明在硝酸锆溶液中加入H3BO3,利用退火过程中形成的B‑O(硼氧键)来提高薄膜的致密度,使得能够基于溶液法制备高密度ZrO2薄膜。
- 图案化方法-201510295058.8
- 王子嵩 - 力晶科技股份有限公司
- 2015-06-02 - 2018-10-26 - H01L21/316
- 本发明公开一种图案化方法。提供材料层。在材料层上形成依序包括第一掩模层与第一光致抗蚀剂层的多个掩模结构。在材料层上共形地形成覆盖掩模结构的第二掩模层。在掩模结构间形成第一牺牲层。移除部分第二掩模层而暴露第一光致抗蚀剂层,以于掩模结构间形成第一U型掩模层。移除第一光致抗蚀剂层与第一牺牲层。在材料层上共形地形成具有第一表面与低于第一表面的第二表面的第三掩模层。在第三掩模层的第二表面上形成第二牺牲层。移除部分第三掩模层而暴露第一U型掩模层的突出部,以形成第二U型掩模层。以第二U型掩模层的突出部为掩模,对材料层图案化。
- 介电薄膜的后处理方法、互连层及半导体器件-201410127765.1
- 邓浩 - 中芯国际集成电路制造(上海)有限公司
- 2014-03-31 - 2018-10-23 - H01L21/316
- 本申请公开了一种介电薄膜的后处理方法、互连层及半导体器件。其中,该后处理方法包括:氧化处理介电薄膜,以在介电薄膜中渗透形成氧离子;以及UV照射含有氧离子的介电薄膜。该方法中,采用氧化处理介电薄膜以在介电薄膜中渗透氧离子,然后采用UV照射含有氧离子的介电薄膜,以提供能量使得氧与介电薄膜中的悬挂键等缺陷(例如Si悬挂键)发生反应,从而减少了介电薄膜中的缺陷。
- 全氢聚硅氮烷、以及包含其的组合物、以及使用了其的二氧化硅质膜的形成方法-201480066142.6
- 冈村聪也;神田崇;樱井一成;B·B·巴尼科尔;青木宏幸 - AZ电子材料(卢森堡)有限公司
- 2014-12-08 - 2018-10-19 - H01L21/316
- 本发明提供一种可形成缺陷少的二氧化硅质膜的全氢聚硅氮烷以及包含该全氢聚硅氮烷的固化用组合物。本发明提供一种全氢聚硅氮烷以及包含其的固化用组合物,其特征在于,其为重均分子量为5,000以上17,000以下的全氢聚硅氮烷,其中,对通过将前述全氢聚硅氮烷溶解于二甲苯而得到的17重量%溶液的1H‑NMR进行了测定时,以二甲苯的芳香族环氢的量为基准的SiH1,2的量的比为0.235以下,NH的量的比为0.055以下。本发明也提供一种二氧化硅质膜的形成方法,其包含如下的工序:将该固化用组合物涂布于基材上,进行加热。
- 半导体装置的制造方法以及玻璃覆盖膜形成装置-201480075169.1
- 长濑真一;小笠原淳;伊东浩二 - 新电元工业株式会社
- 2014-11-13 - 2018-09-18 - H01L21/316
- 本发明的半导体装置的制造方法包括:玻璃覆盖膜形成工序,在第一电极板14和第二电极板16之间设置具有直径比半导体晶片W的直径小的开口的换装电极板18,同时,在环状电极板18和第二电极板16之间配置半导体晶片W,在向环状电极板18外加低于第二电极板16的电位的状态下,在玻璃覆盖膜形成预定面形成玻璃覆盖膜。根据本发明的半导体装置的制造方法,作为半导体晶片,即使使用在玻璃覆盖膜形成预定面已形成底层绝缘膜的半导体晶片来进行玻璃覆盖膜形成工序,也可以抑制在半导体晶片外周部的玻璃微粒的覆盖效率的低下,因此,能够以高的生产效率制造可靠性高的半导体装置。
- 二氧化硅薄膜及其制备方法-201810162624.1
- 阮勇;尤政;魏启鹏;刘通 - 清华大学
- 2018-02-26 - 2018-09-04 - H01L21/316
- 本发明涉及二氧化硅薄膜及其制备方法,包括:提供一基底;将所述基底置于反应腔室内,向所述反应腔室通入反应气体;以及通过等离子体增强化学气相沉积法在所述基底上进行沉积得到二氧化硅薄膜;其中,所述反应气体包括硅源和氧源,所述硅源的通入流量为1500标准毫升/分钟~2000标准毫升/分钟,所述氧源的通入流量为1200标准毫升/分钟~2000标准毫升/分钟,所述等离子体增强化学气相沉积法中的沉积温度为250℃~350℃,射频的高频功率为200W~450W。该方法具有沉积速率快、沉积温度低的优点,同时,采用该制备方法得到的二氧化硅薄膜的本征应力为‑120MPa~‑40MPa。
- 一种解决HDP PSG制程厚度均一性持续跳高的方法-201610109837.9
- 吴以赢;侯多源;王科;韩晓刚;陈建维 - 上海华力微电子有限公司
- 2016-02-29 - 2018-08-28 - H01L21/316
- 本发明公开了一种解决HDP PSG制程厚度均一性持续跳高的方法,通过优化腔体清洁中隔离片与电子吸附装置表面的相对位置,在整个腔体清洁过程中使隔离片覆盖在电子吸附装置表面,防止了副产物在电子吸附装置边缘表面微孔吸附过程的发生,同时,还可配合氧气等离子对电子吸附装置表面进行更彻底的处理,可有效抑制整个电子吸附装置保养周期内晶圆厚度均一性不断变差的趋势,使得厚度均一性得到大幅改善,从而提高了产品的良率与稳定性、可靠性。
- 沟槽型功率器件中沟槽底部的厚氧化层的制备方法-201410465844.3
- 张怡 - 上海华虹宏力半导体制造有限公司
- 2014-09-12 - 2018-07-20 - H01L21/316
- 本发明公开了一种沟槽型功率器件中沟槽底部的厚氧化层的制备方法,包括以下步骤,提供具有外延生长层的衬底结构;在所述外延生长层上形成沟槽;沿所述沟槽的上边沿表面、侧壁、底部沉积等离子加强的四乙基硅酸脂,以形成第一层氧化层;沿所述第一层氧化层沉积掺硼和磷的二氧化硅,以形成第二层氧化层;回流所述第二氧化层;去除所述沟槽的上边沿的第二氧化层和第一氧化层;去除所述沟槽的侧壁内的一部分第一氧化层和第二氧化层,保留沟槽的底部及底部向上的侧壁内的一部分第一氧化层和第二氧化层,以在所述沟槽的底部形成厚氧化层。本发明能够快速制备绝缘性能更好的厚氧化层。
- PNbZT薄膜的制造方法-201480041141.6
- 土井利浩;樱井英章;曽山信幸 - 三菱综合材料株式会社
- 2014-08-27 - 2018-07-06 - H01L21/316
- 本发明提供一种膜中的各组成大致均匀,且压电特性及介电特性较高的PNbZT薄膜的制造方法。本发明的PNbZT薄膜的制造方法,其包含如下工序:准备满足组成式PbzNbxZryTi1‑yO3且锆及钛的浓度比Zr/Ti不同的多种溶胶‑凝胶液,其中,0<x≤0.05、0.40≤y≤0.60及1.05≤z≤1.25;以浓度比Zr/Ti阶段性变小的方式从多种溶胶‑凝胶液中选择规定的溶胶‑凝胶液,在基板上将溶胶‑凝胶液的涂布及临时烧结重复进行两次以上,由此在基板(12)上层叠浓度比Zr/Ti阶段性变小的两层以上的临时烧结膜(11a~11c);及将多个临时烧结膜(11a~11c)一并烧成,由此得到单一的PNbZT薄膜(11)的工序。
- 用于半导体器件的多组分电介质-201310161150.6
- 刘书豪;张君毅;林明锋;余胜文;方子韦 - 台湾积体电路制造股份有限公司
- 2013-05-03 - 2018-06-05 - H01L21/316
- 本发明公开了用于半导体器件的多组分电介质。本发明提供了一种制造半导体器件的方法,该方法包括通过在半导体衬底上形成层间介电(ILD)层的第一部分以及在ILD层的第一部分上形成ILD层的第二部分来形成多组分ILD层。第二部分可以比第一部分具有更高的硅含量。例如,第二部分可以是富含硅的氧化物。
- 一种消除晶圆氧化膜上微粒的方法及其氧化膜-201410274037.3
- 吴大强 - 无锡华润上华科技有限公司
- 2014-06-18 - 2018-05-04 - H01L21/316
- 本发明公开了一种消除晶圆氧化膜上微粒的方法及其氧化膜,其方法包括反应气体从气体喷头进入工艺腔体内,获得激活能形成等离子体,发生等离子体增强化学气相淀积并在晶圆表面淀积氧化膜,所述气体喷头与所述晶圆之间的间距为270mil~330mil。本发明通过研究发现,产品上存在的微粒(tiny particle)会有导致孔刻不通的风险,会导致产品优良率降低。本发明通过控制气体喷头与晶圆之间的间距(spacing)在合理范围内,可消除这种微粒(tiny particle),提升了产品的优良率。
- 硅氧化物膜的成膜方法-201410021187.3
- 村上博纪;池内俊之;佐藤润;两角友一朗 - 东京毅力科创株式会社
- 2014-01-16 - 2018-04-17 - H01L21/316
- 本发明涉及硅氧化物膜的成膜方法。该方法具备(1)在被处理体的作为被处理面的基底上形成硅膜的工序、和(2)将前述硅膜氧化而在前述基底上形成硅氧化物膜的工序;在前述(1)工序和前述(2)工序之间,具备(3)在将前述硅膜氧化之前,将形成有前述硅膜的前述被处理体暴露于至少包含氧化成分的气氛中的工序。
- 表面被覆膜的形成方法和具有表面被覆膜的太阳能电池-201380050849.3
- 上迫浩一;吉叶修平;谷津克也 - 东京应化工业株式会社;国立大学法人东京农工大学
- 2013-09-03 - 2018-04-17 - H01L21/316
- 本发明提供一种表面被覆膜的形成方法,其能通过简单的形成方法形成特性优异的表面被覆膜,降低太阳能电池等最终产品的制造成本。该表面被覆膜的形成方法中,将包含表面被覆膜形成用化合物成分和有机溶剂成分的表面被覆膜形成用组合物涂布于被覆对象基材,形成涂布膜,对所述涂布膜进行烧成,形成具有选自Si、Ti、Zr元素中的2种以上元素的表面被覆膜,其中,所述表面被覆膜形成用化合物成分具有选自Si、Ti、Zr元素的2种以上元素,所述有机溶剂成分含有一元醇类和酮类。
- 半导体器件的制造方法、衬底处理装置、衬底处理系统及记录介质-201380079276.7
- 野田孝晓;野原慎吾;岛本聪;芦原洋司;花岛建夫;广濑义朗;镰仓司 - 株式会社日立国际电气
- 2013-09-30 - 2018-04-10 - H01L21/316
- 本发明涉及半导体器件的制造方法、衬底处理装置、衬底处理系统及记录介质。所述半导体器件的制造方法具有下述工序将包括对衬底供给包含规定元素、碳及卤素且具有由规定元素和碳形成的化学键的原料气体的工序、对衬底供给氧化气体的工序、和对衬底供给催化剂气体的工序的循环进行规定次数,由此在衬底上形成包含规定元素、氧及碳的薄膜的工序;在比形成薄膜的工序中的衬底的温度高的第一温度下对薄膜进行热处理,由此从薄膜中除去第一杂质的工序;和在第一温度以上的第二温度下对薄膜进行热处理,由此从以第一温度进行了热处理后的薄膜中除去与第一杂质不同的第二杂质的工序。
- 改善磷硅玻璃中磷分布均匀性的方法-201510369420.1
- 刘涛;金懿;徐伯山 - 上海华力微电子有限公司
- 2015-06-29 - 2018-04-06 - H01L21/316
- 本发明提供了一种改善磷硅玻璃中磷分布均匀性的方法,在晶圆表面制备磷硅玻璃之前,对静电吸盘进行两次清扫工艺,第一次清扫工艺为常规的清洁工艺;由于常规清洁工艺不能有效去除静电吸盘边缘的工艺副产物,所以,采用第二次清扫工艺有针对性的去除静电吸盘边缘的工艺副产物,减小了后续在静电吸盘中间和边缘所形成的磷硅玻璃中磷度差异,从而形成磷分布均匀的磷硅玻璃。
- 电介质层及电介质层的制造方法、以及固态电子装置及固态电子装置的制造方法-201480011857.1
- 下田达也;德光永辅;尾上允敏;宫迫毅明 - 国立研究开发法人科学技术振兴机构
- 2014-03-12 - 2018-03-20 - H01L21/316
- 提供一种可压低漏电流并且平坦性优异的相对介电常数高的电介质层。本发明的电介质层(30a)包含层叠氧化物,所述层叠氧化物层叠第一氧化物层(31)和第二氧化物层(32)而成,其中所述第一氧化物层(31)通过由铋(Bi)和铌(Nb)形成的氧化物、或由铋(Bi)和锌(Zn)和铌(Nb)形成的氧化物(可包含不可避免的杂质)构成,所述第二氧化物层(32)由选自由镧(La)和钽(Ta)形成的氧化物、由镧(La)和锆(Zr)形成的氧化物、及由锶(Sr)和钽(Ta)形成的氧化物中的一种氧化物(可包含不可避免的杂质)构成。
- 一种旋涂法制备氧化铝‑氧化锆叠层电介质的方法-201710897401.5
- 彭俊彪;魏靖林;宁洪龙;姚日晖;蔡炜;朱镇南;陶瑞强;陈建秋;杨财桂;周艺聪 - 华南理工大学
- 2017-09-28 - 2018-03-09 - H01L21/316
- 本发明属于薄膜晶体管材料技术领域,公开了一种旋涂法制备氧化铝‑氧化锆叠层电介质的方法。所述方法为将九水合硝酸铝和八水氧氯化锆分别溶于乙二醇甲醚中,得到铝和锆的前驱体溶液;然后将铝和锆的前驱体溶液先后旋涂于经预处理后的衬底上,然后在300~500℃下退火处理1~2h,得到氧化铝‑氧化锆叠层电介质。本发明相较于真空法,具有成本低、易操作的优点,可以通过在固定条件下改变溶液浓度的组合方式,实现旋涂法制备的金属氧化物叠层电介质中叠层数量和各组分含量的控制。
- 半导体器件的制造方法、衬底处理装置及记录介质-201480046974.1
- 定田拓也;角田彻;奥野正久;立野秀人 - 株式会社日立国际电气
- 2014-09-29 - 2018-02-13 - H01L21/316
- 本发明涉及半导体器件的制造方法、衬底处理装置及记录介质。可提高形成于衬底上的膜的特性。本发明提供一种半导体器件的制造方法,其具有下述工序将形成有具有硅氮键的膜、并对膜实施了前烘的衬底搬入处理容器的工序;以前烘的温度以下的第一温度向衬底供给含氧气体的工序;和以高于所述第一温度的第二温度向衬底供给处理气体的工序。
- 一种激光诱导热生长氧化硅的方法-201410093052.8
- 金滕滕;张先明;丁敬秀 - 中芯国际集成电路制造(上海)有限公司
- 2014-03-13 - 2018-02-06 - H01L21/316
- 本发明提供一种激光诱导热生长氧化硅的方法,所述方法包括采用激光照射无定形硅制备氧化硅的步骤。所述方法适用于晶圆背后感光技术制程。所述晶圆背后感光技术制程包括提供器件晶圆和支撑晶圆;在所述器件晶圆表面上依次形成等离子沉积氧化硅层和无定形硅层;进行化学机械平坦化步骤,以去除部分无定形硅层;执行激光照射步骤;执行热键合步骤。根据本发明的制造工艺在BSI器件晶圆键合面上采用激光诱导氧化方式热生长氧化硅层,能有效避免器件晶圆热损伤缺陷的产生,生成氧化物的致密性高,可提高键合强度。
- 带钝化膜的半导体基板及其制造方法、以及太阳能电池元件及其制造方法-201280066119.8
- 田中彻;织田明博;野尻刚;吉田诚人 - 日立化成株式会社
- 2012-12-28 - 2018-01-26 - H01L21/316
- 本发明提供一种带钝化膜的半导体基板的制造方法,其包括在半导体基板上形成电极的工序;在上述半导体基板的形成上述电极的面上赋予包含有机铝化合物的半导体基板钝化膜形成用组合物而形成组合物层的工序;和对上述组合物层进行加热处理而形成钝化膜的工序。
- 钝化层形成用组合物、带钝化层的半导体基板、带钝化层的半导体基板的制造方法、太阳能电池元件、太阳能电池元件的制造方法及太阳能电池-201380036945.2
- 田中彻;吉田诚人;仓田靖;织田明博;佐藤铁也;早坂刚 - 日立化成株式会社
- 2013-07-12 - 2018-01-19 - H01L21/316
- 本发明的钝化层形成用组合物包含通式(I)所示的有机铝化合物和通式(II)所示的有机化合物。通式(I)中,R1分别独立地表示碳数1~8的烷基。n表示0~3的整数。X2及X3分别独立地表示氧原子或亚甲基。R2、R3及R4分别独立地表示氢原子或碳数1~8的烷基。
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造